S
seenu
Guest
satyakumar wrote:
Ako ay subukan sa sagot, kung ito ay hindi corect mangyaring coment hayagan.Para sa anumang disenyo namin sa pagganap kunwa gamit ang ilang mga simulator (bago at pagkatapos sythesis), para sa mga ito namin magsulat ng isang pagsubok bench na naglalaman ng kung ano ang pagsusuri sa disenyo.
Ngunit ang kalidad ng pagsubok ay nakasalalay sa test bench at coverage ng test vectors ibinigay sa panahon kunwa.SP: satya, ang verification namin bago synthesis ay tinatawag na functional kapanggapan / verification at pagkatapos ng synthesis ay tinatawag Gate antas kunwa / beripikasyon.Sa pangkalahatan ay tumatagal ng diskarte na ito matagal na panahon depende sa kumplikado ng disenyo sa ilalim ng test.
Ang Sta ay litle bit mula sa iba't-ibang ito, kapag ang pagganap kapanggapan (lamang asal) ay ginanap pagkatapos natitirang tiyempo kaugnay na pagtatasa ay ginagawa sa gate antas kunwa matapos ang synthesis kasangkapan pagsingit pagkaantala.
Ang pamamaraan ay mas mabilis at pagkatapos simulators, ito ay sumasakop sa buong disenyo ng may pagkaantala sa bawat at bawat landas.
Kami ay maaaring direktang check voilating landas.SP: GLS ay lubhang mabagal kaysa sa pagganap kunwa at mahirap na debug, ang bugs ay natagpuan na kaugnay sa tiyempo, may kaugalian ay marami ng pagganap pagkabigoPagbati
SP
Salamat sa lahat ng
Ako ay subukan sa sagot, kung ito ay hindi corect mangyaring coment hayagan.Para sa anumang disenyo namin sa pagganap kunwa gamit ang ilang mga simulator (bago at pagkatapos sythesis), para sa mga ito namin magsulat ng isang pagsubok bench na naglalaman ng kung ano ang pagsusuri sa disenyo.
Ngunit ang kalidad ng pagsubok ay nakasalalay sa test bench at coverage ng test vectors ibinigay sa panahon kunwa.SP: satya, ang verification namin bago synthesis ay tinatawag na functional kapanggapan / verification at pagkatapos ng synthesis ay tinatawag Gate antas kunwa / beripikasyon.Sa pangkalahatan ay tumatagal ng diskarte na ito matagal na panahon depende sa kumplikado ng disenyo sa ilalim ng test.
Ang Sta ay litle bit mula sa iba't-ibang ito, kapag ang pagganap kapanggapan (lamang asal) ay ginanap pagkatapos natitirang tiyempo kaugnay na pagtatasa ay ginagawa sa gate antas kunwa matapos ang synthesis kasangkapan pagsingit pagkaantala.
Ang pamamaraan ay mas mabilis at pagkatapos simulators, ito ay sumasakop sa buong disenyo ng may pagkaantala sa bawat at bawat landas.
Kami ay maaaring direktang check voilating landas.SP: GLS ay lubhang mabagal kaysa sa pagganap kunwa at mahirap na debug, ang bugs ay natagpuan na kaugnay sa tiyempo, may kaugalian ay marami ng pagganap pagkabigoPagbati
SP
Salamat sa lahat ng