Paano upang mapabuti ang reference buffer lumilipas load regulasyon?

A

alias0823

Guest
Kumusta ang lahat Kapag ako na disenyo ng isang buffer para sa boltahe reference Mayroon isang spec na tinatawag na lumilipas load regulasyon nito sa test circuit ay bilang larawan [url = http://images.elektroda.net/57_1190639770.gif]
57_1190639770_thumb.gif
[/url] VIN = "Vsupply / 2"; at Vtl lumilipas mula sa "Vsupply" sa "0" at "0" sa "Vsupply" sa loob ng 0.1usec. Pagkatapos ko masusubaybayan ang boltahe ng Buffer output na may isang boltahe rurok. Aking buffer disenyo ay dalawang amplifier yugto, at sinusubukan kong dalawang kabayaran pamamaraan. Ang isa ay pol split pamamaraan sa tagakiskis kabayaran, at isa pa ay kompensasyon cascode tagakiskis. Aking tanong ay kung paano pagbutihin ang lumilipas load regulasyon? ibig sabihin nito ay mas maliit na boltahe rurok sa buffer output. Salamat [size = 2] [color = # 999,999] Added matapos 7 minuto: [/color] [/size] Paumanhin, R = 1K oum.
 
Suriin ang control theory ...... Kailangan mong magkaroon ng isang mataas na pamamasa ratio
 
Hello, Ito ay hindi malinaw kung paano Vtl ay may kaugnayan sa circuit, at ang iba pang mga dulo ng 1Kohm risistor ay bukas?? Pinakamahusay na Sumasainyo,
 
[color = # 999,999] Added pagkatapos ng 23 minuto: [/color] [/size] [quote = tycheng] Suriin ang control theory ...... Kailangan mong magkaroon ng isang mataas na pamamasa ratio
Paumanhin, maaari mong isalin ang iyong system na view sa circuit antas na disenyo? Ako ang monitor nito isara ang loop AC tugon, at walang magnitude tugatog, na ibig sabihin ang dampling kadahilanan ay sapat na mataas.
 

Welcome to EDABoard.com

Sponsor

Back
Top