H
hastidot
Guest
Hi lahat ako ay may nabuo MIG core bilang isang RAM controller para sa Xilinx FPGA, virtex5 (Ise 11). Ako ay may binuo ang disenyo nang walang usuing PLL. Upang nakabuo ng karapatan clocks, ako instantiated isang DCM sa aking top moudule. bilang gayahin ko ang aking mga disenyo, nakikita ko na ang lahat sa tamang clocks at resets na nalikha para sa lahat ng modules. Bu t ilang mga modules hindi gumagana ng maayos. EG ang phy_init_done signal sa phy_init module hindi kailanman napupunta mataas. Mayroon bang mga mungkahi ay para sa akin kung ano ang dapat gawin upang mahanap ang source ng error? Thanks in advance