kung paano alisin ang imbayog ng hakbang tugon

I

icmeiying

Guest
Kumusta ang lahat: Ngayon ako ay pagdisenyo ng isang ganap na kaugalian amplifier na may pagkakaisa-makakuha ng buffer koneksyon. Ang ganap na kaugalian amplifier ay isang dalawang yugto istraktura tagakiskis kabayaran. Kapag ako kunwa AC tugon, ang mensahero masamang balak ay ok at ang phase margin ay sa itaas 75 degree. Gayundin, kapag gayahin ko ang mga hakbang na tugon na may maliit na signal, ito nagtrabaho na rin at hindi mag-urong-sulong. Ngunit kapag gayahin ko ang mga hakbang na tugon na may malaking signal, ito oscillated. Kaya maaari mong sabihin sa akin kung paano upang malutas ang problema? Pinahahalagahan ko ang iyong tulong. Maligayang pagbati
 
Mayroon kang naka-check ang katatagan ng iyong mga karaniwang-mode feedback loop? Magiging helpful kung ikaw ay isinama ang isang eskematiko ng iyong disenyo. Paano ikaw ay pagkonekta sa amplifier sa pagkakaisa-makakuha ng configuration?
 
Maaari mong hanapin ang lumilipas saturation (kung ito ay isang bipolar disenyo) o "windup" ng yugto sa ilalim ng mataas na mga kondisyon labis-labis na magtrabaho. Ang mga ito ay magbibigay sa iyo ng malaking overshoots signal na maliit na signal pagtatasa ay hindi ipahiwatig. Minsan makikita mo ang mga tampok tulad ng cross-clamping ng diff outputs pares, sa address na ito uri ng bagay.
 
[Quote = alfredop] Nakarating na naka-check ang katatagan ng iyong mga karaniwang-mode feedback loop? Magiging helpful kung ikaw ay isinama ang isang eskematiko ng iyong disenyo. Paano ikaw ay pagkonekta sa amplifier sa pagkakaisa-makakuha ng configuration? [/Quote] Oo, ako naka-check ang katatagan ng iyong mga karaniwang-mode feedback loop, ang AC tugon ay ang OK. Gumagamit ako ng apat na pantay na resistors sa form na ang pagkakaisa-makakuha ng buffer. Dalawang nagtrabaho bilang input risistor at dalawang nagtrabaho bilang feedback risistor. Salamat!
 
Hello, ako ay mayroon din ang problemang ito, ang mga karaniwang mode loop ay halos ideal na (DC AC ang lahat ng fine) ngunit ito ay oscillating sa lumilipas simulation. Hindi ko alam kung bakit? kahit sino ay may bakas? Ako ay medyo na ito ay dahil sa ang simulator, dahil ang oscillating dalas ay malayo sa kabila ng dalas pagkakaisa makakuha ng loop cm at DF. Ngunit kung ano ang setting na dapat i baguhin sa lumilipas SIM?:?:
 
[Quote = jackielin007] Hello, ako ay mayroon din ang problemang ito, ang mga karaniwang mode loop ay halos ideal na (DC AC ang lahat ng fine) ngunit ito ay oscillating sa lumilipas simulation. Hindi ko alam kung bakit? kahit sino ay may bakas? Ako ay medyo na ito ay dahil sa ang simulator, dahil ang oscillating dalas ay malayo sa kabila ng dalas pagkakaisa makakuha ng loop cm at DF. Ngunit kung ano ang setting na dapat i baguhin sa lumilipas quote SIM ?:?:[/] Upang suriin upang makita kung ito ay isang simulation artepakto, bawasan ang minimum timestep at makita kung ang maliwanag imbayog pagbabago. Kung ito ay isang simulation artepakto ikaw ay nakakakita ng isang tatsulok "imbayog" kung saan ang oras sa pagitan ng mga puntos ay ang pinakamaliit na timestep. Ang isa pang pagpipilian ay ang pagbabago sa pagsasama-sama ng "lansungan" sa halip na sa trapezoidal, kahit na hindi karaniwang ang ginustong solusyon. Keith.
 

Welcome to EDABoard.com

Sponsor

Back
Top