katanungan tungkol sa pagtukoy ng mga sistema ng bilis

M

mr_byte31

Guest
Hi lahat ng mayroon akong isang maliit na tanong tungkol sa pagtukoy ng bilis ng sistema (orasan dalas) Ngayon ko pa tapos ang aking AES sistema sinulat ko ang lahat ng mga sistema sa Verilog at pagkatapos ko synthesized ito gamit Synopsys Disenyo tagatala at ginamit TSMC 90nm ngayon gusto kong malaman ang max orasan dalas na ang dapat kong gamitin upang ang system ay maaaring tumakbo nang walang anumang paglabag (setup oras, holdup oras ,..........)
 
hi, ang aking mga 2cents, Ano ang pinakamahabang na kritikal na landas sa iyong disenyo, nangangahulugan kung gaano karaming mga yugto ng lohika mo sa path, ito ay ka-alam sa RTL. ck -> Q pagkaantala + setup oras ng kabiguan + setup margin + antas ng lohika (pagkaantala) <orasan panahon. Bigyan ng isang tumakbo batay sa pagtatantya ng iyong orasan freq. myprayers, chip disenyo ay ginawa madaling http://www.vlsichipdesign.com
 
ay hindi Mayroon bang anumang bagay sa tool na maaaring pagtatantya ang bilis ng orasan?
 
Hi mr_byte31, DC ay hindi maaaring pagtatantya anumang timing nang hindi tumatakbo pagbubuo. Hindi ko tingin DC na may built in na mga pagpipilian upang payagan upang patakbuhin ang pagbubuo hanggang magkakaroon ka max dalas. Dapat mong isulat ang script DC para dito. Itakda mo ang orasan panahon (ito ay unrealistic para sa unang pagkakataon) pagbubuo ng tumakbo paglabag sa timing ng check. Ngayon ay maaari kang magtakda ng makatotohanang orasan panahon. Bests, http://syswip.com/
 
tingin ko pagkatapos pagbubuo ito ay madaling sa tool upang makalkula ang orasan dalas Alam ko ito maaaring makakuha ng mga kritikal na landas kaya kung bakit hindi hindi ito maaaring makalkula ang orasan dalas tingin ko na katumpakan ng tagapagturo ay maaaring makuha ang max frequency pagkatapos pagbubuo
 
Kumusta mr_byte31, hindi ko alam ang tungkol sa "tagapayo katumpakan" ngunit sa DC dapat mong patakbuhin ang compilation maraming beses upang matantya ang max frequency. Maaari mo ring itakda ang mataas na dalas at pagkatapos compilation hanapin ang pinakamahabang na landas ng tiyempo para sa pagtantya max orasan. Ngunit hindi ito ay inirerekumenda. DC ay hindi inirerekomenda sa higit sa pagpilit sa disenyo mas pagkatapos ay 10%. Sa iyong kaso (AES core) maaari mong set500 - 550 MHz orasan bilang isang panimulang punto. Bests, Syswip
 

Welcome to EDABoard.com

Sponsor

Back
Top