daliri at multiplier

Y

yaasi

Guest
ano ang pagkakaiba sa pagitan ng mga transistor palasingsingan at pagpaparami?
 
Yassi: Mula sa aking mga daliri sa kaalaman ay nangangahulugan na ang pagputol ang kabuuang lapad in sa daliri. ie W = 20u, L = 2u. Ngayon kung daliri namin na isa sa 5 daliri, ang mga parameter tulad ng W = 4u, L = 2u, daliri = 5. Pagpaparami: Upang magkaroon ng parehong transitor sa bilang ng beses. ibig sabihin mayroon kang isa transitor W = 5u, L = 2u, daliri = 3, pagpaparami = 4. Ibig sabihin mayroon kang 4 bunches para sa 3 fingered transistors sa w = 5u, l = 2u para sa bawat daliri. Hulaan ko ito ay tama. Ngunit kailangan kong tulad. Bcoz ito bagay na makikita mo sa Virtuso eskematiko editor. Ingeneral gagamitin namin ang lohika ng View para schematics. Iyan ay kung bakit hindi ako sigurado tungkol sa. Mga komento ay malugod.
 
Gusto ko rin upang malaman ang tungkol dito. Para sa akin ito ay hindi gumagawa ng differenceo (∩ _ ∩) o. ..
 
Para sa simulation, kung gumamit ka ng multiplier sa eskematiko na ang pagkatapos ay ang buong maubos at lugar ng pinagmulan ay ibinigay sa ang netlist. Kung gumagamit ka ng mga daliri pagkatapos ay dapat kalkulahin ang nabawasan source / maubos lugar para sa simulation. Gayunpaman, palasingsingan ang buwan ay magbibigay sa iyo ng mas mababa maninipsip paglaban.
 
Ang mga transistors daliri ay maaaring gamitin ang mga S / D node. At ang multiplier ay signle transistors sa themsleve ng S / D. Dapat mong layout ng daliri transisitor at mga multiplier, at alam mo ang lahat.
 
Hayaan amin isaalang-alang namin ang isang transitor ng W = 5u, L = 2u, daliri = 3, pagpaparami = 4. Ibig sabihin mayroon kang 4 bunches para sa 3 fingered transistors sa w = 5u, l = 2u para sa bawat daliri. Kung ang isang transistor ay may 3 mga daliri pagkatapos ito ay nangangahulugan na ang alinman sa S o D ay Pinagsama at kami ay ikonekta ang natitira rito. Kung isaalang-alang namin ang multiplier sa doon rin namin kumonekta ang lahat ng mga S sama-sama at D sama-sama. Hindi ako maaaring makakuha ng ito nang maayos kung paano ang mga ito ay iba't-ibang? Anumang kung paano ang kabuuang lapad = w * f * m (w-lapad, f-daliri, m-multiplier )....
 
Yassi: Iyan ay kung ano ang sinabi ko mas maaga. Sa paksang ito ako kaunti mahirap. Hayaan ang maghintay kung ilang mga nagbibigay ng komento sa. Paumanhin para sa paggawa mo nalilito.
 
Maaari naming sabihin na ito ay functionally parehong. Subalit dapat mong tiyakin ang layout at sche. ay parehong, kung hindi ito pumasa sa LVS check. Acctually, ang mga consumed ng lugar ay naiiba, dahil ang maramihang mga daliri transistor ay maaaring ibahagi ang kanilang mga pagsasabog lugar na ang alinman sa source o maubos. [Quote = yaasi] Hayaan amin isaalang-alang namin ang isang transitor ng W = 5u, L = 2u, daliri = 3, pagpaparami = 4. Ibig sabihin mayroon kang 4 bunches para sa 3 fingered transistors sa w = 5u, l = 2u para sa bawat daliri. Kung ang isang transistor ay may 3 mga daliri pagkatapos ito ay nangangahulugan na ang alinman sa S o D ay Pinagsama at kami ay ikonekta ang natitira rito. Kung isaalang-alang namin ang multiplier sa doon rin namin kumonekta ang lahat ng mga S sama-sama at D sama-sama. Hindi ako maaaring makakuha ng ito nang maayos kung paano ang mga ito ay iba't-ibang? Anumang kung paano ang kabuuang lapad = w * f * m (w-width, f-daliri, m-multiplier )....[/quote]
 
multiplier; hiwalay transistors konektado sa kahilera mga daliri; kahilera transistors ibahagi pagsasabog; is isa maubos o pagsasabog ng source na naibahagi sa pagitan ng 2 transistors, at ito, ito bawasan ang maninipsip kapasidad
 
kung paano magpasya namin ang mga maximum & & minimun na bilang ng mga daliri sa layout
 
Minsan ko bang gamitin ang hatiin ang isa buwan sa dalawang para sa pagtutugma. Ngunit kung hindi ito kailangan ng tugma, palasingsingan ay mas mahusay para sa layout. Ngunit para sa RF disenyo, palasingsingan ay mas mahusay para sa bawasan maninipsip kapasitor. ngunit para sa simulation, magkakaroon o ibang.
 
Mula sa punto na "kahulugan" ng tingnan, AY SILA eksakto ang parehong. Sila ay dalawang iba't ibang mga paraan upang makipag-usap tungkol sa kahilera mga transistors ng buwan. Ang pagkakaiba Ang kung paano ang PCELL (parametrized cell) ay nagbibigay sa iyo ng transistor sa isa at iba pang mga kaso ... - Daliri: Sasabihin Ito ay magbibigay sa iyo ng isang natatanging cell na may kumpletong transistor sa lahat ng mga daliri. Kapaki-pakinabang kapag nais mo ang isang cell bilang compact hangga't maaari. - Maraming iba't ibang klase: Makikita Ito ay magbibigay sa iyo ng mas maraming transistors bilang nagpapahiwatig ng maraming iba't ibang klase. Kapaki-pakinabang kapag nais mong i-split ang transistor upang gumawa ng ilang interdigitation o crosscoupling pagtutugma pamamaraan. Upang paglalagom, ITO AY eksakto ang parehong AT mas mahusay ONE ay depende sa kung ano ang IYONG kailangan SA MGA transistor ...
 
daliri = folds multiplier = unit lapad multiplied sa pamamagitan ng multiplier ng fold ay ginagamit upang mabawasan ang source / patuluin pagsasabog. maramihang mga karaniwang ginagamit sa kasalukuyang mirrors kapag paggawa ng maramihang mga alon ng bias
 
daliri karaniwang karaniwang pagsasabog habang multiply karaniwang separated pagsasabog.
 
sa pamamagitan ng paggamit ng palasingsingan maninipsip paglaban ay bawasan, ok. ngunit kung ano ang tungkol sa parasitiko kapasidad. tingin ko ito ay taasan becoz, C gs, C gd, Cgb ay dagdagan. ito tama, pls komento.
 
Hindi ... talagang palasingsingan binabawasan maninipsip paglaban at kapasidad. Ito binabawasan parasitiko kapasidad sa pamamagitan ng pagbabawas ng ang kabuuang lugar ng maubos / source at perimeter. Quantitatively, ang kapasidad ng maubos / source binabawasan ng tungkol sa kalahati kapag daliri mo ang isang buwan na aparato ng higit sa 4-5. Talagang ito rin binabawasan ang threshold boltahe sa pamamagitan ng isang maliit na halaga sa malalim na mga teknolohiya ng submicron.
 
[Quote = spminn] No .. talagang palasingsingan binabawasan maninipsip paglaban at kapasidad. Ito binabawasan parasitiko kapasidad sa pamamagitan ng pagbabawas ng ang kabuuang lugar ng maubos / source at perimeter. Quantitatively, ang kapasidad ng maubos / source binabawasan ng tungkol sa kalahati kapag daliri mo ang isang buwan na aparato ng higit sa 4-5. Talagang ito rin binabawasan ang threshold boltahe sa pamamagitan ng isang maliit na halaga sa malalim na mga teknolohiya ng submicron. [/Quote] na kanan.
 
Simulation ay halos parehong para sa lumang proseso (> = 0.5um). Ngunit ito ay humantong sa malaking pagkakaiba para sa malalim na proseso ng submicron (
 
m = multiplier nf = mfactor kabuuang laki ng transistor ay m * nf * (w / l) kung ang laki ng transistor ay 8 * (2 / 1) namin split ito ng 1 * 8 * (2 / 1) o 4 * 2 * (2 / 1) Ang unang isa ay mas mahusay na LOD at dapat ay ginustong. Sana ito ay makakatulong.
 

Welcome to EDABoard.com

Sponsor

Back
Top