Ang pagkakaiba sa pagitan ng simulation at pagbubuo

T

taoshen

Guest
kung ano ang diffenerce doon ay sa pagitan ng simulation at pagbubuo?
 
Mayroon silang iba't ibang bagay. Simulation ay maaaring i-verify ang ang tiyempo ng circuit. Ang pagbubuo ay maaaring output ng netlist.
 
Mula sa TK 'tingnan ng designer, proseso ng simulation ay sth tulad ng pagde-debug ang proseso, habang ang proseso ng pagbubuo ay sth tulad ng ang itala-link-gumawa proseso. :) Kung ano ang higit pa, ang proseso ng pagbubuo ay ang susi point ng EDA technology, na gumagawa ng awtomatikong proseso na maaari, at din kawili-wiling ...
 
Simulation ay verify ang pag-andar ng disenyo at pagbubuo ay ang pagpapatupad ng disenyo sa aktwal na hardware.
 
Simulation ay dumating pagkatapos ng pagbubuo. Disenyo dapat synthesize unang bago sa simulation.
 
Hello Ang pagkakaiba sa pagitan ng simulation at pagbubuo ay simpleng simulation ay walang anuman kundi kung ano ang kailanman inaasahan lohikal na pag-andar ng checking sa Hardware mundo, na may out isinasaalang-alang ang aktwal na mga isyu timing is sa net pagkaantala at ckt mga pagkaantala na kung saan bilang pagbubuo ay talagang-target ang iyong functionally halip lohikal verify disenyo sa proplerly target na teknolohiya tulad ng 90nm teknolohiya atbp Pagkatapos pagbubuo, maaari mong suriin na ang anumang funtionality ikaw ay umaasa ay nakamit sa repect sa lahat ng mga lugar katotohanan deviced kailangan ang higit pa paglilinaw maaari kang makipag-ugnay sa akin
 
Ang pagbubuo ay may kaugnayan sa ur architecture Target devive. Ang simulation ay lamang pagpapatunay ng ur lohikal Salamat USMAN Hai disenyo
 
[Quote = pagkaantala] simulation ay matapos pagbubuo. Disenyo dapat synthesize muna bago simulation. [/Quote] Hindi talaga. Depende ng kung ano ang hari ng simulation ikaw ay pakikipag-usap tungkol sa
 
Sa ilang mga salita: simulation ay upang i-verify na disenyo ay gumagana bilang inilaan namin ang pagbubuo ay upang isalin ang disenyo sa isang susunod na antas ng abstraction. para sa examle mula sa RTL antas sa antas ng gate
 
Simulation ay upang i-verify ang iyong disenyo. Kaya ito ay ang unang hakbang pagkatapos ay tapos na ang iyong disenyo at coding. Ito ay lubos software aktibidad kung saan mo i-verify ang iyong disenyo gamit ng mga simulators tulad ModelSim. Ang hakbang na ito ay tinatawag ding bilang functional simulation. Sandaling napatotohanan mo ang iyong disenyo, kailangan mong i-target ang iyong disenyo sa hardware. Kaya kailangan mong i-convert ang iyong RTL sa gate antas disenyo. Ang pagbubuo ay nahahati sa tatlong hakbang: Translation, Optimization at Teknolohiya Mapping. Translation: RTL sa gate-level netlists. Optimization: teknolohiya-independiyenteng lohika sa antas ng optimization upang mabawasan ang hardware para sa kinakailangang pag-andar. Teknolohiya Mapping: Ang mga teknolohiya-malayang na netlists ay transformed sa mga teknolohiya-umaasa. Pagbubuo gamit lahat ang mga hakbang na ito. Designer mga pangangailangan upang tukuyin ang mga hadlang sa optimization, kung saan ang pagbubuo ng tool sinusubukan upang matugunan. Pagkatapos pagbubuo ay isa nang higit pa simulation na tinatawag na tiyempo simulation. Maaaring lumitaw ang mga mahirap sa unang pagkakataon ngunit sa iyo na maunawaan ang mga ito bilang pag-aaral mo ang higit pa tungkol dito. Hindi ka maaaring maging pamilyar sa ilan sa mga tuntunin, huwag mag-atubiling magtanong ang anumang mga alinlangan. Regards, Jitendra.
 
pagbubuo ay upang ilipat ang RTL code sa antas ng gate. simulation ay upang i-verify ang RTL o gate antas ng function.
 
hi tao ang pagkakaiba sa pagitan simulationa at synthesys ay na sa simulation namin r magagawang upang suriin ang inaasahan na output sa isang naibigay na oras na kung saan sumulat kami ng rtl code habang synthesys nangangahulugan na ang makinabang ng rtl code sa pisikal na circuit na ginawa mula sa mga standard na aklatan availble . ashish
 
Salam LAHAT, [Kulay = red] pagkaantala sinulat, [/Kulay]
simulation ay matapos pagbubuo. Disenyo dapat synthesize unang bago sa simulation.
Sa katunayan, May dalawang uri ng simulation 1-asal (functional) simulation na tapos na pre-angkop (bago pagbubuo) 2 - na kung saan ay tapos na post-angkop (matapos pagbubuo) upang matiyak na ito ay nakamit ang tiyempo simualtion ng mga kinakailangang timing. Ang pagbubuo ay proseso ng convert RTL HDL disenyo sa Gate antas netlist, Pagkatapos optimize at mapa ito netlist ayon sa technolgy ang mga vendor. Bye SphinX
 
Hindi ko ibig sabihin ng linlangin dito. A maraming ng panitikan ay tumutukoy sa functional simulation walang synthesizing ang code. Gayunpaman, ito ay maaaring maging isang magandang paraan para sa isang taga-disenyo ng karanasan na may kunwa katulad na module sa nakaraang disenyo. Hindi ito maaaring necessarliy matalino upang patagalin sa functional simulation bago pagbubuo dahil pagkatapos ng lahat kung ang unang synthesized circuit ay mababa sa lugar o bilis, pagkatapos ng ilang mga bahagi ng code ay rewritten kahit na ang disenyo ay functionally tama. Kaya maagang-post-pagbubuo ay maipapayo upang makita kung ano ang inaasahang resulta.
 

Welcome to EDABoard.com

Sponsor

Back
Top