Zero kasalukuyang startup circuit sa mababang kapangyarihan Bandgap

S

she_long

Guest
Ito ay isang normal na zero kasalukuyang startup circuit tingin ko, at gusto kong gamitin ang mga ito sa isang mababang kapangyarihan Bandgap. Ngunit may sinabi sa may [COLOR = "# FF0000"] startup panganib [/COLOR] sa real chip. Maaari sinuman sabihin ang mga detalye-aaral at kung paano upang gayahin ito. [Attach = config] 78,546 [/-attach]
 
Tingin ko ito ay hindi isang panganib hangga't ang startup cap ay mas malaki kaysa sa iba pang mga 2 caps sa circuit (incl. ang kanilang mga parallel parasitics). Ie ang Startup kasalukuyang dapat dumaloy hindi bababa sa hangga't hanggang sa node may caps pagkaantala ay nanirahan sa isang matatag na op. Upang i-verify ang isang ligtas startup, Gusto ko inirerekumenda na gumamit ng masyadong mabagal tumataas na kapangyarihan matustusan ang hanggang sa pagkakasunud-sunod ng mga 100ms.
 
Ang problema sa lahat ng capacitive-based startup circuits na hindi matatag. Na maaaring mayroon ka upang gayahin ang mga hindi lamang mabagal startup, ngunit din brownout kondisyon. Maaari itong magbigay ng maraming sakit ng ulo kung mayroon kang napaka-mahigpit na mga pamantayan sa iyong bandgap startup.
 
Sumasang-ayon ako sa pagtalo. Minsan ay hindi nagtagumpay para sa real silikon.
 

Welcome to EDABoard.com

Sponsor

Back
Top