tungkol sa kung paano dll na disenyo

C

cwwang

Guest
ako may hindi kailan man dinisenyo dll bago.ano ang pinaka-mahirap na bahagi para sa dll disenyo.

 
Paumanhin, ngunit kadalasan ay walang VCO sa isang disenyo DLL.Alin sa pamamagitan ng ang paraan na ito ay gumagawa ng isang pulutong na mas madali ang disenyo kung ikukumpara sa PLL.
Alin ang pinaka-mahirap na bahagi - depende sa halaga ng oras ng antala na gusto mong makamit, ang bilang ng mga hakbang, atbp Isang karaniwang gumagamit ng bufferes para sa mga cell antala sa pagka-antala na kung saan ay kontrolado.Depende sa halaga ng oras na hakbang, ang disenyo ng mga bufferes ay maaaring maging isang mapanlinlang bagay - maaari mong mahanap ang iyong sarili sa isang sitwasyon kung hindi mo maaaring gawin ang mga ito ng sapat na mabilis na magbigay para sa mga maliliit na pagkaantala ng panahon.Kung hindi, ang loop ay hindi mahirap magpanatili, ang mga filter ay karaniwang ng ika-1 ng ayos, at ginagamit ng mga tao PFD bayad pump.

 
DLL ay hindi naglalaman ng isang VCO, at hindi kinakailangang maglaman ng isang filter na mababa ang pumasa.Ang orihinal na
tanong ay masyadong malayo bukas natapos na, kailangan mong magbigay ng
isang detalye: input dalas hanay, output
dalas hanay, nerbiyusin requirement, function
(bahagi lamang ng paglilipat o dalas ng pagbubuo pati na rin).
pagkatapos ay maaari kang makakuha ng isang disenteng sagot.

 
tila na dll ay isang digital na disenyo hindi maraming analog circuits sa loob nito.right?

 
ay DPLL ito?digital PLL?

ive info abt ito ..ako maaaring mag-post sa kanila kung u magkulang ito ..

tungkol,

 
Mahal na Kaibigan,
Kapag ikaw ay nagtatrabaho sa DLL para sa mas mataas na dalas na ito ay ang pagka-antala yugto (VCDL) ay talagang mahirap at pinaka-mahalaga disenyo at iba pang mga bagay na ng interes ay dapat mong alagaan na ang iyong DLL ay hindi dapat ma-lock sa 2T, 3T, 4T ....... etc ...... maliban na ito ay dapat laging lock sa 1T, na maaaring makuha sa paggamit ng simulan ang kinokontrol PFD at maling lock decoding circuit.
Huling na-edit sa pamamagitan ng Sreenivas sa Marso 22, 2005 13:15; edited 1 time in total

 
Sreenivas wrote:

Mahal na Kaibigan,

Kapag ikaw ay nagtatrabaho sa DLL para sa mas mataas na dalas na ito ay ang pagka-antala yugto (VCDL) ay talagang mahirap at pinaka-mahalaga disenyo at iba pang mga bagay na ng interes ay dapat mong alagaan na ang iyong DLL ay hindi dapat ma-lock sa 2T, 3T, 4t ....... etc ...... maliban na ito ay dapat laging lock sa 1T, na maaaring makuha sa paggamit ng simulan ang kinokontrol PFD at maling lock decoding circuit.
 
Sreenivas ba ay nangangahulugan na ang limitasyon ng pagdisenyo ng isang analog DLL?Bilang pagkaalam ko, mga digital na DLL ay mas mababa kaysa sa limitasyon ng analog.Mayroon bang anumang doc.para sa pagpapatupad ng lahat ng mga digital na DLL?

 
dll katulad ng pll
ngunit isa lamang sa takip
pll
ay din res
at ito ay ika-3
habang dll lamang ng ika-1 ng

 

Welcome to EDABoard.com

Sponsor

Back
Top