Tanong sa kapangyarihan supply ramp up ..

S

suria3

Guest
Hi Guys, ako dinisenyo ng isang LVDS driver na may 3.3V supply kapangyarihan. Ako ginamit ang 1.8V transistors sa disenyo ng driver upang makatulong sa boltahe limitasyon headroom at ang kanyang trabaho multa. Ngayon, mayroon i isyu sa aking mga disenyo kapag ako ay nag ramp up ang kapangyarihan supply mula sa 0V sa 3.3V sa alsa oras ng 10ns. Mula sa simulation lumilipas Napansin ko na ako ng pagkuha ng boltahe breakdown isyu mula sa ilan sa mga transistors na lumampas sa 1.98V. Aking tanong dito ay, ang kailangan kong mag-alala sa ang isyu na ito transistor breakdown dahil sa ramp up, o ay ito normal na magkaroon ito masira habang ramping up kapangyarihan supply boltahe. Pakipaliwanag. Salamat, suria.
 
10 ns ay masyadong mabilis. Suriin na walang mas mababa sa 1us ramp. Eg off-chip supply kapasidad 10uF, tumindig oras 1us sa 3V, kaya requered kasalukuyang ko = C (du / dt) = 30A masyadong maraming. Talagang ramp mas mabagal kaysa sa 1us.
 
[Quote = DenisMark] 10 ns ay masyadong mabilis. Suriin na walang mas mababa sa 1us ramp. Eg off-chip supply kapasidad 10uF, tumindig oras 1us sa 3V, kaya requered kasalukuyang ko = C (du / dt) = 30A masyadong maraming. Talagang ramp mas mabagal kaysa sa 1us. [/Quote] Denis, Dahil 10ns ay napakabilis, i ay tumakbo para sa 10us at pa rin ang nakuha breakdown isyu. Pagkatapos ko patakbuhin ito sa 100us ramp up at breakdown ay hindi higit pa. Kaya, Gusto kong malaman, ay 100us ay masyadong mabagal ng ramping up, alam namin na ang mga panlabas na kapangyarihan supply ng filter ay magkakaroon ng caps ng 10uf at plus na kung saan ay mabagal down na ang kapangyarihan Pinasimulan supply. Salamat, Suria
 

Welcome to EDABoard.com

Sponsor

Back
Top