SRAM muli

M

mech

Guest
Maaari kahit sino sabihin sa akin ang itaas na split ng isang malaking memory (SRAM) sa dalawang maliit na memory (SRAM).Halimbawa, kung ako split ng isang 2K SRAM sa dalawang 1K SRAM, mayroon akong dalawang beses ang bandwidth.Ang kung paano ang tungkol sa itaas, tulad ng bist lohika, ATE tumatakbo ang oras atbp

Salamat.

 
lugar ng dalawang 1K sram ay mas malaki kaysa sa 2k sram dahil sa pagtaas ng mga linya at haligi ng mabasa na lohika.

 
Kung ang mga topology ng 2 mga pagkakataon ng 1K sram ay ang parehong bilang ng mga 2k sram, theoretically ang bist lohika ay magiging magkapareho sa parehong mga kaso, at ang mga pagsubok ng panahon ay magiging magkapareho.
Kung kayo ay naghati ng 2k sram lapad-pera, kung saan ang bawat 1K Halimbawa sram ay kalahati ng mga piraso ng data bilang 2k sram, pagkatapos ay maaari mong magmaneho sa itaas na kalahati ng bist data sa isa sa halimbawa at ang mga mas mababa sa kalahati sa iba pang mga pagkakataon na walang pagbabago sa bist magsusupil.Sa ilang mga pagbabago sa bist magsusupil, maaari mong subukan ang parehong 1K-srams sabay-sabay, nagse-save ng ilang bist lugar.
Kung kayo ay naghati ng 2k sram malalim-pera, kung saan ang bawat 1K Halimbawa sram ay kalahati ng address ng espasyo bilang 2k sram, pagkatapos ay maaari mong gamitin ang itaas na bist address kaunti upang piliin kung aling mga 1K sram Halimbawa kayo ay ma-access na walang pagbabago sa bist magsusupil muli.Sa ilang mga pagbabago sa bist lohika, maaari mong subukan ang mga 2 pagkakataon sabay-sabay, pagputol sa ATE pagsubok ng panahon.

 
hi, dr_dft,
kung ako ipatupad ang isang sistema na may tatlong 512-byte SRAM bilang isa sa paraan at sa pamamagitan ng anim na 512-byte SRAM tulad ng iba pang paraan, at pagkatapos ay tungkol sa kung paano ang mga pagsubok na gastos?Ba sa huli na paraan magdagdag ng maraming pagsubok na gastos sa nakaraang isa?Narito huwag pansinin ang iba pang mga logics 'testing gastos!Thomson

 
Hi Thomson,
Ito ay talagang depende kung test mo ang SRAMs tinatanggap o lahat SRAMs kahanay.Kung ang pagsubok mo ang mga ito tinatanggap, sa pagsubok ng panahon ay multiply ng bilang ng mga pagkakataon.Kung ang pagsubok mo ang mga ito sabay-sabay, kailangan mong magdagdag ng mga ilang karagdagang lohika BIST, ngunit ang mga dagdag na lohika ay hindi masyadong malaki.
Karamihan sa mga BIST insertion tools mga araw na ito (LogicVision, Mentor Graphics, at iba pa) daan sa iyo upang bumuo ng isang BIST magsusupil na pagsubok sa lahat ng pagkakataon sabay-sabay, kaya kung maaari mo kayang bayaran ang mga dagdag na lohika, ito ay i-save mo sa pagsubok ng panahon, at kaya pagsubok na gastos .

 
dr_dft wrote:

Hi Thomson,

Ito ay talagang depende kung test mo ang SRAMs tinatanggap o lahat SRAMs kahanay.
Kung ang pagsubok mo ang mga ito tinatanggap, sa pagsubok ng panahon ay multiply ng bilang ng mga pagkakataon.
Kung ang pagsubok mo ang mga ito sabay-sabay, kailangan mong magdagdag ng mga ilang karagdagang lohika BIST, ngunit ang mga dagdag na lohika ay hindi masyadong malaki.

Karamihan sa mga BIST insertion tools mga araw na ito (LogicVision, Mentor Graphics, at iba pa) daan sa iyo upang bumuo ng isang BIST magsusupil na pagsubok sa lahat ng pagkakataon sabay-sabay, kaya kung maaari mo kayang bayaran ang mga dagdag na lohika, ito ay i-save mo sa pagsubok ng panahon, at kaya pagsubok na gastos .
 
Manual ng User LogicVision o Mentor Kasangkapan ay magpapakita sa iyo kung paano mag-set up ang BIST insertion.Paglalaro ng mga kasangkapan at pakikipag-usap sa AEs ay pinakamahusay na paraan upang makuha ang pinakabagong.
Good luck.

 
depende sa basahin / isulat ang lohika, dito din kapag hinati ang data at address ng mga daanan at kahit ang control lohika ay tataas.kaya may isang gamitin ngunit sa halip ay gamit ang dalawang rams gamitin ang isang solong isa sa pamamagitan ng pagdodoble ang data sa landas, ibig sabihin kung ito ay 8 bit malawak na gamitin ngayon 16 bit.

pagbati

 

Welcome to EDABoard.com

Sponsor

Back
Top