Sar adc kapasitor kasalukuyang pagtagas

P

pianomania

Guest
i-disenyo ng isang singil ng uri ng cap pagbabahagi ng Sar adc, kailangang upang maging dischage kapag bawat cycle ng conversion. mangyaring tingnan ang larawan ipakita ang bilang sa ibaba, ang node vx = 0 kapag pagsa-sample ng mode, at ito ay pull down sa pamamagitan ng N3. ngunit kapag ang hode mode, ang N3 ay dapat na huwag paganahin. ngunit, dahil ang vx ang ay negatibong boltahe, ang katawan ng buwan N3 diode ay dumaloy sa isang tagas .. kung paano malutas ang problemang ito, upang palitan ang switch sa ibang uri ng solusyon?
 
... dahil ang vx ang ay negatibong boltahe, ang N3 diode katawan buwan ay dumaloy isang tulo ... kung paano malutas ang problemang ito, upang palitan ang switch sa ibang uri ng solusyon?
Ikonekta ang N3 ng bulk ang umubos sa halip na sa ang source.
 
salamat sa iyo para sa iyong mga payo, ngunit ang vx ang ay hindi laging negatibong boltahe, minsan ang boltahe ay mas mataas sa zero, minsan mas mababa sa zero, kapag ang normal na operasyon. kaya, ang soultion ay maaaring hindi gumana ay may anumang iba pang mga solusyon para sa?
 
... vx ay hindi laging negatibong boltahe, minsan ang boltahe ay mas mataas sa zero, minsan mas mababa sa zero, kapag ang normal na operasyon. kaya, ang soultion ay maaaring hindi gumana
pa rin, tulad ng koneksyon ay nangangailangan ng isang kambal (double) o triple na rin ang proseso na nagpapahintulot para sa ilang NMOSFETs. Kung ang proseso ay nagbibigay din ng mga diodes Schottky, maaari mong ikonekta ang 2 diodes Schottky mula sa pinagmulan at maubos upang bias ang bulk sa pinaka-negatibong mga potensyal na (ang parehong anodes sa bulk). Sa kasong ito hindi ito ay mahalaga kung ang vx ay positibo o negatibong laban GND: Walang kasalukuyang maaaring dumaloy pagkatapos ay sa pagitan ng vx at gnd (kapag N3 kapansanan). Ang Schottky diodes ay palaging bias ang bulk sa naaangkop, ngunit ito rin ay nangangahulugan na ang terminal kung saan biases ang bulk ay ang tunay na pinagmulan, at, samakatuwid, ang reference terminal para sa control signal ("huwag paganahin ang").
ay may anumang iba pang mga solusyon para sa
Kung ang proseso ay hindi nagpapahintulot ng para ilang NMOSFETs - ngunit nagbibigay ng diodes Schottky - maaari mong gamitin ang isang PMOSFET bilang switch, bias nito bulk (n? -mahusay) sa pamamagitan ng 2 mga diodes Schottky (ang parehong cathodes sa n-na rin) at saliwain ang iyong control signal. Magkaroon ng kamalayan na ang mayroon kang mag-refer ito sa pinaka-positibong potensyal, alinman sa vx o gnd. BTW: Kung gnd-0.5V ≦ vx ≦ gnd 0.5 V hindi kailangan mong baguhin ang anumang! ;-)
 
salamat para sa iyong tulong. ngunit natagpuan ko ang isa pang kasalukuyang pagpapadaloy ng landas, hindi kamag-anak upang ang katawan ng diode. dahil ang gate boltahe ng bayad buwan (huwag paganahin) ay may dalawang boltahe, 0 at vdd, 0 ay para sa paganahin ang dischage na buwan. ngunit sa sitwasyong ito, ang buwan ay hindi paganahin, dahil ang maubos ay negatibong boltahe, boltahe sa gate> maubos, ang buwan ay maaaring maging "baligtad kondaktibo". hindi sa pamamagitan ng katawan ng diode ... kaya sa pamamagitan ng switch ang bias ng usang lalaki ay hindi maaaring malutas ang hindi kanais-nais na tulo. kung namin baguhin ito bilang PMOS, kababalaghan pa rin umiiral. at kung namin idagdag ang diode serial kumonekta sa, kapag ang yugto ng dischage, ang VX ng ay hindi maaaring pull down at pagpapauwi sa Zero. sa gayon, maaari mong mahanap ang isa pang paraan upang malutas ang problemang ito?
 
... dahil ang gate boltahe ng bayad buwan (huwag paganahin) ay may dalawang boltahe, 0 at vdd, 0 ay para sa paganahin ang dischage na buwan. ngunit sa sitwasyong ito, ang buwan ay hindi paganahin, dahil ang maubos ay negatibong boltahe, boltahe sa gate> maubos, ang buwan ay maaaring maging "baligtad kondaktibo". hindi sa pamamagitan ng katawan ng diode ...
right, ngunit lamang kung | vx |> Vth.
kung namin baguhin ito bilang PMOS, kababalaghan pa rin umiiral.
Tamang.
at kung namin magdagdag ng diode serial kumonekta sa, kapag ang yugto ng dischage, ang VX ng ay hindi maaaring pull down at pagpapauwi sa Zero.
Siyempre hindi.
ito, maaari mong mahanap ang isa pang paraan upang malutas ang problemang ito?
Kung | vx |> Vth parang dapat ay mayroon kang magagamit na lugar ng isang negatibong boltahe? Kung gayon, maaari mong gamitin ito upang huwag paganahin ang mga NMOS. Kung hindi man: gumamit ng ibang topology!
 

Welcome to EDABoard.com

Sponsor

Back
Top