Regd XTAL osileytor disenyo

K

kavithak23

Guest
Hi, ako kasalukuyang nagtatrabaho sa XTAL OSC disenyo. Mayroon akong ilang alinlangan. 1. Xtal Ang nagbibigay ng 180 phase shift at ang inverter ay nagbibigay ng ang natitirang 180 phaseshift. Ano ang kontribusyon ng Rf (feedback risistor) sa karagdagan sa pagbibigay ng DC biasing. Ba magbigay ng anumang karagdagang mga phase shift?. Sa kung ano ang batayan ang laki kung napili?. 2. Ano ang batayan ang laki ng inverter ay dapat na napili. Na nakita ko talaga malaki laki. Kung makakuha nakakakuha naayos pagkatapos ng Rf (feedback resitor) ano ang kailangan para sa malaki sizing ng inverter?. 3. Paano upang masukat ang negatibong resistaonceof ang kristal. 4. Nakasulat na teorya para sa pagsukat ng makakuha at ang mga halaga ng xtal osileytor?. thsnks & tungkol, sridharan
 
1. Ang biasing risistor ay hindi na dinisenyo upang dalhin ang signal kasalukuyang. Kaya ito ay hindi magkaroon ng isang papel upang i-play sa mga shifts na phase (ibig sabihin ito nakahilig baguhin ang dalas). Ito lamang binabawasan ang kaugalian impedance na nakikita sa buong kristal., Sa gayon pagbabawas ng epekto ng paglaki. 2. Makakuha ay hindi nakasalalay lamang sa mga risistor. Pagtaas ang laki ay upang dagdagan ang gm upang gumana sa mga pinakamabuting kalagayan gm rehiyon. Ang mga sumusunod na papel discusses ng mga kinakailangang teorya at ang mga negatibong pagtutol ng tatlong oscillators point Mataas na-Pagganap Crystal osileytor Circuits: teorya at Application. E. Vittoz et., Ang lahat ng
 
Hi, 1. Ang network ng pay sa osileytor (C1-R1-C2) ay magbigay ng kontribusyon sa 180 phase shift kung kristal ay itinuturing na hiwalay. Ngunit pagdating sa loop feedback, huwag stilll mong sabihin na ang transistor sizing / Feedback risistor doesn't ambag anyting na ang phaseshift. Ibig sabihin ko Crystal serye pagtutol ay maaaring dumating kahanay sa ang epekto ng Rf risistor o ang output pagtutol ng pagtutol. 2. Ko ang halaga ng R1, CL at Co Ngayon paano nakukuha ko sa ad Rf (feedback risistor) ang laki ng transistor at ang kapangyarihan nililimitahan ang risistor nang hindi aktwal na simulating ang circuit. Kailangan ko ng panteorya modelo para sa pagtatasa. Maaari mo ng tulong sa disenyo ng gabay / equation. salamat & tungkol, sridharan [laki = 2] [Kulay = # 999999] Added matapos ang 1 oras 11 minuto: [/Kulay] [/laki] Hi, din kung somone tumutulong sa alam ang epekto ng pakete RLC sa ang circuit osileytor, owuld ito ay appreciated.
 
Ang expression para sa impedance naghahanap mula sa kristal ay Zc = Z3. (Z1 + Z2 + gm.Z1.Z2) / {Z1 + Z2 + Z3 + gm.Z1.Z2}, kung saan Z1 at Z2 ang mga loading cap. Z3 ay ang impedance na lumilitaw sa buong inverter. Maaari mong nakukuha ang eksaktong expression para sa mga negatibong pagtutol at phase shift sa iba't-ibang mga frequency na kristal ang nakikita sa pamamagitan ng substituting para sa ang Z ng. Ikaw ay dumating sa kondisyon para sa matagal oscillations. gm ^ 2 + w ^ 2. (C1 + C2) ^ 2
 
Hi, Mayroon akong ilang mga higit pang mga query. Ang kristal tagagawa ay tumutukoy sa mga vales ng C1, C2 (load) at ang mga parameter ng kristal (R, L, C at C0). Ito ay magbigay ng isang partikular na shift phae (pay network). Ngayon ay mayroong ilang mga karagdagang capacitances tulad ng mga capacitances input, PCB bakas capacitances at bono pad capacitances na maaaring idinagdag kasama ang kristal na load, na nangangahulugan na ang pahse pagbabago sa ilang mga iba pang mga halaga dahil ang valus ng CL nakakakuha binago dahil sa mga parasitiko mga elemento. Ngayon na kailangang nababagay sa pagpunan para sa mga error phase. Ibig sabihin ko kung saan ka ng kontrol upang baguhin ang pahse chages sa circuit. Ay na ang phase chages ay nababagay awtomatikong sa feedback loop at walang kailangang gawin?. Mabait ipaliwanag sa akin sa. salamat & regads, sridharan [laki = 2] [Kulay = # 999999] Added matapos ang 2 oras 27 minuto: [/Kulay] [/laki] Hi, Mayroon akong isa pang duda. Ano ang gusto ay ang problema sa pagdisenyo kristal IO para sa 1.8V, 2.5V at 3.3V (Maramihang boltahe domain). Maaari ko bang kahilera may stack at makamit ang parehong gm?. Maaari sinuman mangyaring answer ito?.
 
Ang iba pang mga aparato at mga kalat-kalat na capacitances ay maliit kumpara sa capacitances load. Nila bawasan ang dalas at ito ay tinatawag na load batak., Na kung saan ay ibinigay sa pamamagitan ng FL = Fs * sqrt (1 + cm / (CP + CL)). Saan cm ay ang kapasidad ng kilos, CP ay ang kapasidad ng pakete at CL ay ang epektibong kapasidad load. Sa mataas na mga kristal ng Q (na may maliit na cm) pullability ay mababa at ang dalas ay hindi ilipat appreciably.
 
Hi, Kung ang Rf nagbibigay lamang DC biasing, kung bakit ay ang halaga na iba-iba wrt sa Crystal dalas. Iam nakikita Rf ay inversly proporsyonal sa operating frequency. At bakit ang mga ito ng malaking halaga. Maaari ko bang magbigay ng puna gamit ang isang maliit na halaga ng resistro dahil ang kasalukuyang sa input ng inverter ay zero. Paano ka dumating sa ang halaga ng risistor ng feedback. rgds, sridharan
 

Welcome to EDABoard.com

Sponsor

Back
Top