Reference Buffer: Para sa mataas na Speed tubo ADC

S

sachinagg77

Guest
Para sa aking mga tubo ADC [110MHz] disenyo, kailangan ko upang magdisenyo ng isang panloob na circuit reference buffer, upang magbigay ng reference sa aking MDAC circuit.Ako would maaari nagpapasalamat kung ilang isa ay nagbibigay ng ilang mga isinangguni para sa boltahe buffer disenyo [para sa mataas na bilis ng inililipat kapasitor circuit].

Salamat
Sachin

 
Mahal na Sachin,

MDAC ay decoder na transfer 11 10 (o 01) at 00 na-Vref, Vref at 0, kaya lamang isa Vref reference boltahe ay kailangan, right?

Kung saan 11 10 (o 01) at 00 ay ang output ng comparator.

Ano ang iyong eksaktong mean?Vref genarator disenyo ng iba pang mga problema?

Pagbati,

sachinagg77 wrote:

Para sa aking mga tubo ADC [110MHz] disenyo, kailangan ko upang magdisenyo ng isang panloob na circuit reference buffer, upang magbigay ng reference sa aking MDAC circuit.
Ako would maaari nagpapasalamat kung ilang isa ay nagbibigay ng ilang mga isinangguni para sa boltahe buffer disenyo [para sa mataas na bilis ng inililipat kapasitor circuit].Salamat

Sachin
 
Mahal na Philip Wang

Salamat sa sagot.Kayo ay tama na sabihin na lamang ng tatlong sanggunian-VREF, VREF at 0 ay kailangan para sa mga MDAC circuit.Ang mga ito ay may isang antas ng DC sa antas na ito ay naiiba mula sa zero [say VCM].Kaya, kailangan ko ng tatlong sanggunian ngayon,
iyon ay, VCM VREF, VCM at VCM-VREF.

Kailangan kong maglagay ng isang "buffer" ang bawat isa sa pagitan ng mga sanggunian VCM VREF at VCM-VREF at ang DAC reference inputs para pigilan ang ingay mula sa MDAC influencing mula sa iba pang mga circuits na ibahagi ang mga ito ng sanggunian.

Ako ay nakaharap sa problema sa disenyo ng mga ito buffer at pasasalamatan kung ka could tumulong ako na may ilang mga sanggunian.

 
Mahal na Sachinagg77,

Ako makita.Kailangan mo ng isang buffer sa pagitan ng reference dyeneretor at ang MDAC ref-voltage input, upang maiwasan ang MDAC ingay influencing ang reference dyeneretor.
Right?

Sa tingin ko lamang ng isang simpleng yunit-makakuha amplifier ay kinakailangan.
Higit simpleng, maaari mong taasan ang shielding takip.sa pagitan ng mga reference dyeneretor na output at gnd na i-filter ang ingay.
Talaga, hindi ko isipin ang ingay ay marami impluwensiya, pagdagdag shielding takip.ay mas mabuti.

Para lamang sa inyong reference.Good luck!
Pagbati,sachinagg77 wrote:

Mahal na Philip WangSalamat sa sagot.
Kayo ay tama na sabihin na lamang ng tatlong sanggunian-VREF, VREF at 0 ay kailangan para sa mga MDAC circuit.
Ang mga ito ay may isang antas ng DC sa antas na ito ay naiiba mula sa zero [say VCM].
Kaya, kailangan ko ng tatlong sanggunian ngayon, iyon ay, VCM VREF, VCM at VCM-VREF.Kailangan kong maglagay ng isang "buffer" ang bawat isa sa pagitan ng mga sanggunian VCM VREF at VCM-VREF at ang DAC reference inputs para pigilan ang ingay mula sa MDAC influencing mula sa iba pang mga circuits na ibahagi ang mga ito ng sanggunian.Ako ay nakaharap sa problema sa disenyo ng mga ito buffer at pasasalamatan kung ka could tumulong ako na may ilang mga sanggunian.
 
ako isipin ang mga buffer na may kaugnayan sa istraktura pinagtibay sa pruduce ang diferencial voltage reference.

 
Mahal na Philip Wang

Ako ay nagdaramdam dahil sa ang maantala sagot.

Tulad nang ipinayong, gamit ang isang kapasitor sa pagitan ng mga reference output at ang lupa ay ang pinakamadaling paraan out.Ngunit dahil sa ang mataas na dalas kasangkot [ADC orasan = 110MHz], ang isang mataas na halaga ng kapasitor ay kinakailangan.Gumagamit ng isang panlabas na kapasitor ng 1uF o higit pa sa mga resulta sa mga hindi-ginustong mga epekto dahil sa parasitics na may kaugnayan sa pakete pin
etc
Para maiwasan ito, Gusto ko na gumamit ng panloob na buffer.Ako would pahalagahan kung ka could magpadala sa kabila ng ilang sanggunian na mga detalye ang disenyo ng ganoong buffer [tingin ko ang paggamit ng isang op-amp sa boltahe kapanalig configuration ay nangangailangan ng op-amp ng mataas na panoorin].Alam mo ba ng anumang ibang mga diskarte?

Salamat sa iyong puna.

Sa Regards
Sachin Aggarwal

 
Ito
ay isang tunay na suliranin para sa mga tubo ADC, dahil ang reference manindigan para sa linearligy ng MDAC.Ito ay isang sistema at mahirap na disenyo.Ang mga simpleng paraan ay ang paggamit ng risistor at ang volitage mula sa bandgap.Gamitin ang equation na magpasya sa mga pangangailangan ng mga resistors.

 
Risistor hatiin boltahe ay hindi isang ipinapayo diskarte, dahil ang risistor ay hindi na filter ang ingay, ngunit ito ay ang ingay na makakaapekto sa katatagan ng ika-reference boltahe.

Siguro sa isa mga sumusunod na boltahe OPA buffer ay kinakailangan.Walang anumang oyher diskarte ay ipinapayo sa pamamagitan ng ngayon, sorry.

Malugod na pagbati,

 
Philip Wang ay ganap na walang tama.Ang risistor divider ay hindi isang magandang diskarte para sa mga ito 110MHz sampling rate ng ADC.Isang buffer ay napakahalaga.Maayos na pagpapatupad ng mga ito ay isang buffer proving na maging mahirap.Anumang mga mungkahi para sa buffer na disenyo ay sa iyo.

Salamat
Sachin

 
diyan ay 2 solusyon:
1.
gumamit ng isang mataas na BW (mababang output pagtutol) buffer sa "sapat" decoupling cap.Ngunit ito solusyon kinasasangkutan loop sarado, u dapat calcuate kung paano malaki ay ur ingay mula sa MDAC, at kung paano mabilis ng "bawing" oras u kinakailangan.
2.
Gumamit ng isang kasalukuyang mirror sa "sapat" biasing kasalukuyang & "sapat" decoupling cap.

PS
ang decoupling takip ay para sa mga lumilipas ang kasalukuyang pag-akyat mula sa ur MDAC.

 
Btrend wrote:

diyan ay 2 solusyon:

1.

gumamit ng isang mataas na BW (mababang output pagtutol) buffer sa "sapat" decoupling cap.
Ngunit ito solusyon kinasasangkutan loop sarado, u dapat calcuate kung paano malaki ay ur ingay mula sa MDAC, at kung paano mabilis ng "bawing" oras u kinakailangan.

2.

Gumamit ng isang kasalukuyang mirror sa "sapat" biasing kasalukuyang & "sapat" decoupling cap.PS

ang decoupling takip ay para sa mga lumilipas ang kasalukuyang pag-akyat mula sa ur MDAC.
 

Welcome to EDABoard.com

Sponsor

Back
Top