Problema tungkol sa Inverting signal sa loob ng FPGA.

E

EDA_hg81

Guest
Aking mga sitwasyon ay ang mga sumusunod:
Nakarating na gamitin Virtex E sa drive ng isang sensor sa 5V TTL na lohika.
Ginamit ko NC7ST04 inverter bilang isang shifter na antas.
http://images.elektroda.net/66_1226541807.jpg
Inside FPGA ako wrote code bilang:
Code:

Signal_out <= hindi (signal);
 
Pretty kakaiba sa katunayan.
Paano ang tungkol sa paglagay ng tsek sa iyong. Ucf file kung output ay maayos na tinukoy sa isang naaangkop na pamantayan?
o marahil ka lang mixed up ang iyong saklaw ng mga leads?

 
Kapag ako ay nakabukas ang proram, hindi ko nakita baguhin ang mga pagsisiyasat.

Ito ay kaya nalilito.

 
Sinubukan ko gamitin ang mga sangkap na INV.

ang parehong resulta.

Kaya malungkot.

<img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Iyak o Very sad" border="0" />
 
Suriin ang iyong mga channel 1 set (sa abot ng isip).Sa tingin ko sa inyo ay may pagkabit-set sa AC sa halip ng DC.

 
oo.

ikaw kaya kanan.

ang aking mga setting ay AC pagkabit.

Salamat sa iyo kaya much.

 

Welcome to EDABoard.com

Sponsor

Back
Top