Paano upang isaayos ang 74LS93A na maging isang modulus-13 counter?

S

student2005

Guest
Ang mga nakalakip na pigura ay nagpapakita ng panloob na circuit ng 74LS93A.Walang karagdagan gate lohika ay kinakailangan upang bumuo ng isang modulus-10 o modulus-12 mula sa counter 74LS93A.Pls nagbibigay payo kung paano isaayos ang 74LS93A na maging isang modulus-13 counter?Anumang mga karagdagan gate lohika ay kailangan?Salamat.
Huling na-edit sa pamamagitan ng student2005 sa Septiyembre 29, 2005 9:56; edited 1 time in total

 
ya,
hindi ako magpapakita sa iyo ng indetail kung paano gumawa ng sundin ang mga hakbang sa ibaba para sa panggagaling modulo13 ang counter ..
bilang sa isang diagram may 4 ff.you ay magawa 16counts
ngunit bilang kailangan lang namin ang 13 .. kami ay kapabayaan huling tatlong (14,15,16) ay nagbibilang ng ...
kaya ngayon
1.draw ang katotohanan mesa usimg ang a, b, c, d (ops ng bawat ff)
2.draw ang tiyempo diagram na may orasan sa unang hanay,
3.ff ay nag-trigger para sa mga aktibong mababa ang signal orasan, kaya para sa bawat negatibong trigger
sa ff ..ang unang ff ay toggled. kaya freq nito ay kalahati ng orihinal na freq orasan.
at ang pangalawang katulad ay magkaroon ng isa fourth orasan freq ..
4.check out para sa huling count matapos na ito ay dapat magsimula sa 0000 ..kaya depende sa
tiyempo diagram na magdesisyon kung aling gate idadagdag
pagbati

 
Hi
Kailangan mo ng isang 3 input AT gate.
Kailangan mong ikonekta ang Q0, Q2, Q3 sa AT inputs gate at ikinonekta AT output sa 7,493 inputs MALINAW (Pins 2,3).Sa ganitong paraan kapag counter umabot sa 13 == 1,101 immidiatly i-reset sa 0000.
at bilangin mula sa 0000, 0001, 0010, ...., 1,100, at pagkatapos ay 0000.
(Tandaan din ikonekta ang pin CLKB sa Q0).

Regards Davood Amerion

 
Sa kasamaang palad, ang tanging inputs (maliban sa iba na clocks) na mayroon ka sa trabaho sa mga master i-reset ang inputs.Nagde-decode ang mga outputs at sa paggamit ng decoder na output ay upang ma-trigger ang panginoon input ay i-reset ang mga potensyal na para sa isang lahi kondisyon kung saan ang output ay maaaring pumunta sa isang walang taning ng estado.Halimbawa, kung mabasa mo ang mga 1,101 ng estado at gamitin ang decoder output upang i-reset ang counter, ang decoder na output ay maaaring bumalik sa "0" bago ang lahat ng yugto ng kontra ay nagkaroon ng pagkakataon na i-reset.
~
Gayundin, isaalang-alang ang paglipat ng 0,111-1,000: Ipagpalagay yugto A at C ay mas mabilis kaysa sa yugto B, D. Sa pagpunta 0,111-1,000, nais mong magkaroon ng isang intermediate palampas ng estado ng 1,101.Ito ay maaaring magresulta sa isang panandalian "basura pulso" mula sa decoder na maaaring o hindi maaaring i-reset ang counter ..
~
Kung kailangan ninyong gamitin ang 74LS93A, ang solusyon ay maaaring maging mas kumplikado kaysa sa ito ay nagkakahalaga ng, ngunit dito napupunta ...
~
Mabasa ang 1,011 estado, at gamitin ito upang magtakda ng isang karagdagang pitik-sumalampak sa susunod na tibok orasan.Gamitin ang mga karagdagang pitik-sumalampak output upang i-reset ang counter.Tandaan na ang counter ay manatili sa 0000 ng estado para sa 2 pulses orasan.
~
Maaari mong ma-makalusot gamit ang isang decoded na output sa direktang i-reset ang counter para sa mga pang-libangan o isang-ng-a-uri ng mga aplikasyon.Hindi ko nais gamitin ang pamamaraan para sa mga aplikasyon ng produksyon na kung saan kailangan mong harapin ang mga pagkakaiba mula sa timing chip sa maliit na piraso, pati na rin ang temperatura umaasa AC katangian.
~
74LS161 Ang mga ito ay maaaring maging isang mas mahusay na pagpipilian para sa isang modulo counter X.Ito ay may kasabay kahanay na paganahin ang nagpapadali upang bumuo ng isang counter sa anumang modulus na walang mga posibilidad ng mga problema sa lahi.Ang downside ay atipan ng pawid ang aparato na ito ay mas Pins.

 

Welcome to EDABoard.com

Sponsor

Back
Top