Paano sa disenyo ng mga circuit ng orasan ng multiplikasyon?

S

sora5563

Guest
<img src="http://images.elektroda.net/72_1178343052.jpg" border="0" alt="How to design the circuit of clock multiplication?" title="Paano mag-disenyo ang circuit ng mga orasan multiplikasyon?"/>Puwede katawan ng anumang tulong upang magbigay ng circuit na maaaring gawin
ang waveform tulad ng ipinakita sa tayahin sa itaas.
Ito ay ang orasan ng multiplikasyon!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />

[/ img]

 
hi,
ako din gustong malaman sa itaas circuit .. maliban DLL / PLL .....

Pagbati

 
sora5563 wrote:

<img src="http://images.elektroda.net/72_1178343052.jpg" border="0" alt="How to design the circuit of clock multiplication?" title="Paano mag-disenyo ang circuit ng mga orasan multiplikasyon?"/>

Puwede katawan ng anumang tulong upang magbigay ng circuit na maaaring gawin

ang waveform tulad ng ipinakita sa tayahin sa itaas.

Ito ay ang orasan ng multiplikasyon!
<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" /> [/ img]
 
tiyempo pagkakasunod-sunod diagram.
Tnot nagsasaad pagkaantala na ginawa sa pamamagitan ng hindi gate
Txor nagsasaad nade-antala sa pamamagitan ng xor gate
Paumanhin, ngunit kailangan mong mag-login in upang makita ang attachment na ito

 
Thank you very much!

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Very Happy" border="0" />
 
sa itaas ang mga gawa ngunit sa obtaain 50% duty cycle ay hindi madali.ito din ay ipinakita sa diagram.
gayunpaman pagganap na simulations ay pagmultahin

 
Hi Wice,
Sa tingin ko ang circuit na ito ay hindi magbibigay sa 50% duty cycle nito .... duty cycle ay nakabatay sa pagtatanim ng halaman pagka-antala ng F / F, pagka-antala ng XOR at hindi sa pintuan ....
Kung ikaw ay may anumang mga circuit na kung saan ay magbibigay ng 50% duty cycle pagkatapos post na ang isa ....
Thanks in Advance ..
Pagbati

 
Hi,

Maaari mo mo xor pintuan upang gawin ang parehong ibinigay na dapat mong magkaroon ng shifted bersyon ng ako / P clk?Ito ckt magiging purong combinational.

isa ako / P ng XOR ay direktang clk
iba pang ako / P ay T / 4 shifted bersyon ng clk.
sa ganitong paraan ay maaari kang bumuo ng multiply ng dalawang clk.Ito ay halos 50% sa cycle ng tungkulin.
Ngunit dapat mong gamitin ang mga espesyal na mga cell kung gusto mong gawin ito sa Soc (pagkaantala dapat Inc invariant o dapat na epekto sa mas mababa) ...

Salamat & Regards
yln

 
Hi Yln2k2,
habang ikaw ay sinasabi nito sa parehong gusto DLL .... Sa DLL din nito ay paramihin ang dalas ng paggamit ng paglilipat ng clk ....o magkaroon ng iba't-ibang mga ....

At kailangan mong malaman ano im dalas ng pagpunta sa gamitin para sa pagkuha ng shifted T / 4 .....

Pagbati

 
uditkumar1983 wrote:

Hi Wice,

Sa tingin ko ang circuit na ito ay hindi magbibigay sa 50% duty cycle nito .... duty cycle ay nakabatay sa pagtatanim ng halaman pagka-antala ng F / F, pagka-antala ng XOR at hindi sa pintuan ....

Kung ikaw ay may anumang mga circuit na kung saan ay magbibigay ng 50% duty cycle pagkatapos post na ang isa ....

Thanks in Advance ..

Pagbati
 
Hi Wice,
bilang ako sa pag-iisip 50% duty cycle ay hindi dumating (dahil pagkatapos ng multiplied sa pamamagitan ng 2, kapag ikaw ay gawin ulit muliplied sa pamamagitan ng 2 na beses sa input ay hindi 50%), Subukan po minsan urself sa waveforms at kung posible nito pagkatapos Mangyaring i-upload dito. ...

Pagbati

 
Hi,

dont disenyo ng anuman sa mga orasan multiply circutes sa digital cells.since ang duty cycle ay mag-iiba depende sa load at ang mga cell na hindi mo maaaring asahan ng isang matatag duty cycle ng orasan mula sa isang digital circute.instred ng na maaaring pumunta para sa analog PLL / (phase naka-lock loops) na kung saan ay genrate matatag ang orasan na kung saan ay maraming ng orasan na ibinigay sa mga kinakailangan sa cycle ng tungkulin (halos matatag sa lahat ng mga kondisyon).

pagbati,
ramesh.s

 

Welcome to EDABoard.com

Sponsor

Back
Top