Paano ito circuit ng trabaho?

Q

qslazio

Guest
ito ay isang opamp na ginagamit sa bandgap
Ko lamang malaman na ang M1 M2 M3 M4 M5 ay ginagamit upang mabawasan ang input ng sistematikong offset boltahe.

Pero hindi ko malaman kung paano ito gumagana ng maayos na gawin ito.
Maaari kahit sino tumulong ako sa ilarawan ang mga detalye?

Thanks a lot!
Paumanhin, ngunit kailangan mong mag-login in upang makita ang attachment na ito

 
M3 ay maaaring ituring bilang isang curent source.
Pagkatapos M1-M2, M4-M7 form ng isang negatibong feedback, patatagin ang gate boltahe ng M1/M6
na kung saan ang halaga (sa isip) masiguro zero sistematikong ginalaw.
Subalit sigurado ka na ang ratio ng salamin para sa M2 at M4 ay 1:2 hindi 1:1?

 
Hindi sa tingin circuit na ito ay mapabuti ang sistema ng supling, maaaring ito ay mas masahol pa.Ang tanging advatage ay upang dagdagan ang makakuha ng 2-4 beses.

 
Maligayang Gute wrote:

M3 ay maaaring ituring bilang isang curent source.

Pagkatapos M1-M2, M4-M7 form ng isang negatibong feedback, patatagin ang gate boltahe ng M1/M6

na kung saan ang halaga (sa isip) masiguro zero sistematikong ginalaw.

Subalit sigurado ka na ang ratio ng salamin para sa M2 at M4 ay 1:2 hindi 1:1?
 
sa aking opinyon, walang feedback sa M1, M2, M4-M7.
ang circuit u idinagdag (M1-M5) ay malamang na lamang upang madagdagan ang makakuha ng OP.
sa pakikipag-usap tungkol sa sistematikong mabawi, ito ay kadalasang kabaligtaran proporsyonal sa makakuha.
upang makakuha ng pagtaas, pagbabawas ng sistematikong ginalaw.

 
tama ka, dagdagan ang makakuha ng unang yugto ay maaaring bumaba ang sistematikong ginalaw-refer sa input.
Gayunman, kung ang dagdag na circuit ay ginagamit lamang para sa pagtaas ng makakuha, bakit hindi lamang mapataas ang bias kasalukuyang ng kaugalian pares?Oo, ito ay dagdagan ang kapangyarihan, ngunit topology na ito ring gamitin ang dagdag na bias at kasalukuyang ring gamitin ang mga aparatong eatra.

kung ano ang naisip ko tungkol sa mga feedback ay katulad nito:
Vg1 dagdagan -> ID6 dagdagan -> ID7, ID5, ID2 dagdagan -> ID1 bumaba -> Vg1 bumaba.

Hindi ako talagang sigurado.Hope na makita ang mas maraming discussion.

 
Quote:

Vg1 dagdagan -> ID6 dagdagan -> ID7, ID5, ID2 dagdagan -> ID1 bumaba -> Vg1 bumaba
 
hi ..

ako makita ang isa pang problema sa sizing ng huling yugto nmosM8.
u nakikita sa mga normal na bukas loop kaso ..
Ko (M10) = ako
Ko (M3) = ako
Ko (M1) = I (M2) = ako / 2
Ko (M4) = I (M5) = ako (dahil sa 1:2 ratio ng b / w M2 & M4).
Ko (M7) = 4.5I
ngunit ako (M

<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Malamig" border="0" />

nmos = 2.25I.
Ko (M7) ay hindi pantay-pantay na ko (M

<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Malamig" border="0" />

.
ito ay hindi balanseng bias DC condition.this ay mismo magbigay ng maliit na dagdag na offset sa openloop.
Pagdating BACT SA VG1 pagtatasa.
kapag VG1 sa pamamagitan ng V DV, pagkatapos ko (M1) = ako / 2 Di, ako (M2) = I/2-Di, kaya VGS (M2) bawasan.
Ko (M4) = I (M5) = I/2-Di, ako (M7) = 4.5I-4.5Di, ako (M

<img src="http://www.edaboard.com/images/smiles/icon_cool.gif" alt="Malamig" border="0" />

= 4.5I 4.5 Di (ipagpapalagay na nakatanggap na M8 laki ay 9 / 2 sa 19/2..From 2.25I sa 4.5I).
kaya opout bumababa kapag VG1 tataas.
bacically architecture na ito ay isa pang paraan ng pagkuha ng dagdag na at makakuha ng dagdag na pag-aayos sagot masyado .. (huling satge maaari source pati lababo maliit na signal kasalukuyang sa mas mahusay na paraan kaysa sa ordinaryong opmap.)

kung anumang bagay na mali, plz sabihin ako malaman.

 
Sa tingin ko ay marahil ikaw ay mali.hindi mo dapat disconneted mga nods.dahil sa tingin ko ay kung saan ang mga feedback ang mangyayari.Ako hulaan ang pbias ay mula sa ilang mga diode connected transisitor at transistor na ito ay konektado sa ilang mga kasalukuyang source.Kaya bakit hindi analize sa pamamagitan ng kasama ang mga bias circuit.Kapag ginawa mo ito, maaari na itinuturing mong pbias bilang isang kasalukuyang bias pinagmulan, hindi isang boltahe bias source.
hulaan lamang ang aking

 
Hindi ko isipin ang layunin ng M1 ~ M5 ay kahit ano ang gagawin sa sistematikong ginalaw.Ito ay isang matalino dinisenyo OPAMP sa push-pull output stage.Dapat mong isipin M1 ~ M5 bilang antas ng shifter block na nagbibigay ng ibang salin ng amplified output voltage mula sa unang yugto sa M7 PMOS driver.Ang operating prinsipyo ay kasalukuyang-mode base at nagbibigay ng pinakamaliit na bahagi paglilipat, na siyempre, mayroong maliit na epekto sa katatagan close loop ng pangkalahatang Opamp.

Hamon sa akin kung sa tingin mo ito sa iba

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Ngiti" border="0" />
 
Kaya amp na ito ay hindi na kailangan ang anumang takip para sa mga kabayaran?

 
mangyaring sumangguni "Marc G. Degrauwe et al." nakakapag-agpang Biasing CMOS Amplifiers "IEEE JSSC, Vol. 17, Hunyo 1982"

 
marshel wrote:

Kaya amp na ito ay hindi na kailangan ang anumang takip para sa mga kabayaran?
 
Ang ingay pagganap ng circuit na ito ay dapat tungkol sa mga katulad ng mga tradisyonal na kapilas boltahe mode: ang mababang dalas ng ingay ang pagganap ng dapat ay dominado sa pamamagitan ng unang yugto, habang ang mga mataas na dalas ng pag-uugali ng mga pangangailangan ng ingay pa ng pansin dahil sa pagkakaroon ng zero na ipinakilala sa pamamagitan ng kabayaran takip.Maaari mong pag-aralan o gayahin ang ingay ng pag-uugali na may circuit simulator na maghukay ng mas detalyadong impormasyon.Have fun!

 
Hello everybody,

Transistors M1, M2, M3 ay isang kasalukuyang circuit substractor.na may ganitong uri ng circuit ka makakapag-drive ang iyong push pull output stage na may kaugalian na output Pares at ito ay pantulong na signal genrated ng substractor.

Ang koneksyon sa pagitan ng M5 at M3 ay marahil ay gumagawa at auto-bias circuit.

 
ito ay isang push-pull output Ota.Bilang para sa compenstion, ito denpends sa poles.

 
fantaci wrote:

Sa tingin ko ay marahil ikaw ay mali.
hindi mo dapat disconneted mga nods.
dahil sa tingin ko ay kung saan ang mga feedback ang mangyayari.
Ako hulaan ang pbias ay mula sa ilang mga diode connected transisitor at transistor na ito ay konektado sa ilang mga kasalukuyang source.
Kaya bakit hindi analize sa pamamagitan ng kasama ang mga bias circuit.
Kapag ginawa mo ito, maaari na itinuturing mong pbias bilang isang kasalukuyang bias pinagmulan, hindi isang boltahe bias source.

hulaan lamang ang aking
 
Ito ay lamang ng isang klase AB opuput OPA sa M1-M5 kumilos bilang isang shifter na antas.

 

Welcome to EDABoard.com

Sponsor

Back
Top