Non Linearity ng Palakasin Converter Output Laban sa tungkulin Cycle

M

mengghee

Guest
Ako ay may plotted isang graph ng tungkulin Ratio laban sa Vout ng isang mapalakas converter mula sa mga resulta ng simulation. ako ay makatarungan nagtataka kung bakit ang mga non linearity? ano ang mga sanhi ng non linearity? at Paano ko mapapabuti ang linearity sa isang hanay ng mga tungkulin na cycle ie. 0.3-0.7? Maraming salamat sa inyo.
 
hindi ko lubos na alam ur kahulugan. Pls upload alon kunwa!
 
Paumanhin para sa maliwanag na tanong. magkaroon ng isang tumingin sa ang graph plotted. lamang ako ay nagtataka na hanay ng mga tungkulin na cycle ay ang pinaka guhit sa graph. at i am din nagtataka kung ang linearity ang maaaring pinabuting na i duda. Salamat sa inyo. asa ito ay mas malinaw
 
nonlinearity ito maaaring lumabas mula sa kapangyarihan pagkawala dahil sa circuits constrains. tingin ko dapat mong maiwasan ito kalagayan (DC <0.85). ano ay mo circuit diagram?
 
Ako ay may kalakip na ang aking mga circuit diagram. maaari mong maging mas tiyak sa kapangyarihan pagkawala? Maraming salamat sa inyo
 
Sa iyong mga circuit: Sa 1st transistor kalahati cycle M1 turn on at kasalukuyang sa likaw L1 dagdagan [mula sa zero]. Sa 2nd transistor kalahati cycle turn off at pumulupot iligtas ang kanyang enerhiya sa C1, R8 sa pamamagitan ng D2. tandaan: kung 2nd cycle ay masyadong maikli (o diffrence output-input boltahe ay maliit) na likaw kasalukuyang donot maabot sa zerro, pumulupot pagpunta sa saturation. dahil sa ikalawang cycle simulan likaw kasalukuyang mula sa ilang mga unang kasalukuyang, insted ng zero, at sa ganitong kondisyon ay mas mahirap para sa mga 3rd, 4th, ... sa ganitong kondisyon kung ipalagay namin pumulupot ay ideal at hindi mababad, transistor kasalukuyang pagtaas sa bawat cycle at kami ay may kapangyarihan pagkawala sa transistor. para patunayan, maaari mong suriin ang kasalukuyang ikirin mula 1st cycle. Regards داود عامریون
 
salamat sa iyo para sa mga tulad ng isang detalyadong paliwanag. ay kahit sino malaman saan duty cycle saklaw ay ang pinaka guhit at .... ako ay may kunwa ang aking mapalakas at i balangkas ng isang graph ng mga tungkulin vs vout cycle. sa aking mga graph, i napansin na may problema. kapag ang aking mga tungkulin na cycle goes mas malaki kaysa sa 0.9, ang output boltahe ay mas mababa kaysa sa boltahe na output kapag ang aking mga tungkulin na cycle ay 0.8. asa u ang lahat na maintindihan at i-attach ang isang jpeg file ng aking mga graph ... Maraming salamat sa inyo
 
[Quote = mengghee] salamat sa iyo para sa mga tulad ng isang detalyadong paliwanag. ay kahit sino malaman saan duty cycle saklaw ay ang pinaka guhit at .... ako ay may kunwa ang aking mapalakas at i balangkas ng isang graph ng mga tungkulin vs vout cycle. sa aking mga graph, i napansin na may problema. kapag ang aking mga tungkulin na cycle goes mas malaki kaysa sa 0.9, ang output boltahe ay mas mababa kaysa sa boltahe na output kapag ang aking mga tungkulin na cycle ay 0.8. asa u ang lahat na maintindihan at i-attach ang isang jpeg file ng aking mga graph ... maraming salamat po [/quote] Ito ay dahil ang iyong naayos resistive load. Mas mataas na tungkulin ratio ay humantong sa mas mataas na lumipat / diode kasalukuyang at sa gayon ay mas malaki pagpapadaloy pagkawala. Limitasyon sa maximum output boltahe laging umiiral para sa pratical disenyo. Dapat mo munang tukuyin ang pinakamasama kondisyon loading, lumipat dalas at kinakailangan max output boltahe, pagkatapos ay i-optimize ang switch / diode laki (large lumipat, maliit pagpapadaloy pagkawala ngunit malaking lumilipat pagkawala). Ito ay posible na mapabuti ang tungkulin hanay cycle sa> 0.95 ngunit tiyak isa maaari gumawa ng mabuting kapangyarihan ng conversion na kahusayan para sa buong saklaw ng duty cycle (000-100%)
 
Hylas, i dont maintindihan kapag sinabi u define ang pinakamasama kondisyon loading at din i-optimize ang lumipat. kung ito ay hindi na mahirap para sa iyo, maaari mong ipaliwanag ito sa akin?
 
[Quote = mengghee] Hylas, i dont maintindihan kapag sinabi u define ang pinakamasama kondisyon loading at din i-optimize ang lumipat. kung ito ay hindi na mahirap para sa iyo, maaari mong ipaliwanag ito sa akin? [/quote] Ang pinakamasama kondisyon loading ay ang pinakamataas na kasalukuyang loading na ang iyong application kailangan. Para sa takdang dalas converter PWM control, kapangyarihan pagkawala sa mga converter ay ang kabuuan ng lumilipat pagkawala at pagpapadaloy pagkawala. Sa mababang kasalukuyang loading, kapangyarihan pagkawala ay dominado sa pamamagitan ng paglipat ng pagkawala, ngunit sa mabigat na load kondisyon, pagpapadaloy pagkawala ay kritikal. Malaking kapangyarihan lumipat / diode nagbibigay sa iyo ng mas mahusay na mabigat na load na kahusayan, ngunit din masakit mababang load kahusayan dahil sa ang malaking kapasidad gate. Katulad nito, mas mataas na lumilipat freq. -> Mas maliit na saluysoy kasalukuyang -> mas mababang pagpapadaloy pagkawala, ngunit lumilipat pagkawala madagdagan sa parehong oras. Iyon ang dahilan kung bakit ang laki ng mga switch pati na rin ang lumilipat dalas ay mahalaga sa pag-optimize ng mga kapangyarihan na kahusayan ng conversion.
 

Welcome to EDABoard.com

Sponsor

Back
Top