Mga mapagkukunan para sa Sigma-Delta PLL disenyo

M

mitchell

Guest
Mahal na Lahat: ba ng anumang mga eksperimento na may palatandaan-delta Pll, ba ang anumang isa ay may pag-uugali modelo, tulad ng Matlab o verilog-A. O iba pang dokumento o scehamatic? Salamat
 
http://www.designers-guide.com/links.html www.circuitsage.com at paghahanap ng mga papeles sa IEEE Xplore website. kabilang ang klasiko isa sa pamamagitan ng Riley, Copeland at Kwasniewski na Maaari ka ring kumuha ng tingnan ang mga tala ng Synthesizer kurso sa ng Propesor P.Allen 'website sa Georgia tech. hindi ang link na madaling gamitin ngayon. magsaya at magbigay ng feedback upang ang lahat ay maaaring makinabang.
 
MERON sa iyo kung paano gawin na franctional counter, Paano mo na, Paggamit ng paraan ng Gate-antas, o pagkukudigo ... o VHDL o veriolg Code. Salamat
 
PE Allen (propesor Georgia tech) Synthesizer disenyo kurso. Ring makita (aicdesign.org)
 
Ang sinuman ay may VHDL code para sa function na? Mangyaring .... : Lol:
 
Sa akin, masyadong, kailangan ko ito. Ito Becasue; s napaka difficlut ang para sa akin. Paalala! Walang masyadong akin ang dito. Mag-ingat kapag nagpo-post ng -! Mw
 
[Quote = Mitchell] Minamahal Lahat: ba ang anumang mayroon eksperimento gawin palatandaan-delta Pll na, ba ang anumang isa ay may modelo ng pag-uugali, tulad ng Matlab o verilog-A. O iba pang dokumento o scehamatic? Salamat [/quote] palatandaan delta PLL paggamit sa RF dalas pagbubuo???
 
Hello, Kung ikaw ay may access sa AD, maaari mong i-download ang isang sample ng Ptolemy modelo para sa pagtatasa ang palatandaan ng delta Pll (PLL_SigmaDelta_prj) mula sa Agilent website unang makita ito: Phase Naka-lock Umikot Disenyo - Pagsusuri ng isang Sigma-Delta moduleitor Paggamit ng RF asal Pagmomodelo at Ang System na simulation Sa pamamagitan ng Andy Howard dito ay ang address: http://eesof.tm.agilent.com/pdf/adv_rfic_paper02.pdf Regards, Rose PS-Dr. PhD tesis Perrott ay makukuha rin mula sa kanyang website ng MIT.
 
Sa Minamahal andy2000a: Ang palatandaan-delta Pll na sa RF-pagbubuo. Ito ay mag-aplay sa silikon-apinador para sa DVB ...
 
Hi, maaari mong makita ang isang kumpletong SD PLL proyekto sa VHDL sa ilalim users.cybercity.dk / ng ~ bse1977/phd bmalp98
 
Gayahin ko ang Sigma Delta moduleitor sa Verilog, gumawa ito ng isang oras-b (t) na mesa. pagkatapos ito ay kasama sa Hspice netlist file, gamit ang isang counter ng pag-uugali, ang buong fractional PLL ay maaaring kunwa sa loob ng isang araw. Ito ay maaaring ang pinaka-tumpak na, habang hindi masyadong oras ubos paraan. ay especilly ang nonlinearity na ng PFD, ChargePump, VCO atbp ay maaaring maging kunwa tumpak.
 
Sino ang maaaring sabihin sa akin ang mga detalye tungkol sa Sigma-Delta PLL? Ano ang pagkakaiba sa pagitan ng CP PLL at ang isang ito? Salamat
 
mga tao tao!! tingnan ang web site perrott sa MIT siya ay may software na ay libre at nada-download na maaaring tumakbo sa bintana. ito ay isang mabilis na asal simulator para sa simulating palatandaan delta pll, mga bloke ng orasan at data pagbawi at kahit GMSK modulators. siya ay may lahat ng mga detalye doon, ang mga halimbawa sa bawat application, ang hakbang sa pamamagitan ng hakbang na pagtatasa at din ng manu-manong. lahat ng kailangan mong malaman para sa asal simulation ay doon. bukod sa na, para sa transistor antas ng pagpapatupad ay upang tumingin sa ibang lugar sa IEEE papeles para sa pagpapatupad ng bawat bloke ng circuit. ito ay dapat hindi bababa sa makapagsimula ka. Bagaman hindi siya ay imbentuhin ang palatandaan delta PLL, siya ay isang tutorial sa mga ito. http://www-mtl.mit.edu/research/perrottgroup/tools.html
 
bilang alam ko RF chip paggamit palatandaan-delta PLL sa pamamagitan ng analog ... hindi sa pamamagitan ng RTL code (siguro RTL code pagkukudigo) .. kung paano tungkol sa Sigma-delta PLL dalas hanay?
 
Ano ang differentce ng tungkol sa palatandaan-delta Pll na at ang karaniwang pll?
 
ang karaniwang PLL sa integer N PLL na hatiin ang divider ng mga integer halaga ngunit sa fractional N hatiin ang maaaring hatiin sa pamamagitan ng fractions kaya u maaaring gamitin ang parehong dalas ng reference at ang parehong bandwidth at makakuha ng mataas frquncy kaysa sa integer N ngunit ang mga bahagi ng ingay ng tulad PLL ay nagkakahalaga kaysa sa integer N, kaya namin gumamit ng isang palatandaan delta moduleitor at phase nagtitipon upang makontrol ang fractional divider sa hugis ang pagganap ng ingay upang makakuha ng mas mababa bahagi ingay suriin ang MIT at p Allen kurso, ang mga ito napaka usefull na nais ko ito ay maaaring makatulong sa khouly
 
hi, Ang pangunahing dahilan para sa pagpunta sa frational n pll ay upang dagdagan ang reference dalas sa pamamagitan ng pag-aayos ng output frequeny.This ay taasan ang pll bandwidth at ang bilis ng fractional divider taasan ang bogus ingay sa supress ito ingay gagamitin namin ang mga ng delta palatandaan moduleitor o bahagi agaw pamamaraan supress ingay mga fractional n pll ay mas mabilis kaysa sa integer at pagganap ng bahagi ingay ay maihahambing sa integer pll
 

Welcome to EDABoard.com

Sponsor

Back
Top