mahirap na disenyo ng bandgap reference circuit

R

rajblr

Guest
hi sa lahat i ako pagdisenyo ng isang bandgap reference circuit upang makabuo ng tungkol sa mga 0.6volts sa isang mutiple output voltages ng pagkakaroon sabihin 50mv offset at kung saan ay palaging higit sa temperatura at VDD. Maaari kahit sino iminumungkahi sa akin ang ilang mga architectures at Ang ilang referenece IEEE papeles. Tia raags
 
hi DenisMark, thanx para sa impormasyon. Ngunit mayroon akong isang tanong, Aking VDD ay iiba-iba mula 0 hanggang 5.5 volts at gusto ko ang isang pare-pareho 0.6volts na may maramihang boltahe pagpindot sa isang offset ng tungkol sa 150mv. Kaya Mayroon bang anumang paraan na maaaring i bumuo ng maramihang tappings. Tia raags
 
"Aking VDD-iiba-iba mula sa 0 hanggang 5.5 volts at i nais ng pare-pareho 0.6volts" kung paano:-O? Ano ang minimum na supply ng boltahe? Para sa bandgap ipinahiwatig sa pamamagitan ng sa akin hiwalay na output risistor ng 4 = divider> risistor. Kung u isara ito ckt para Vbgr = 0.6V kaysa sa u ay magkakaroon 150mV offset.
 
ang hi DenisMark, salamat para sa sagot. Ang Aking supply ng boltahe sa min ay 3.6volts at ang max boltahe ay 5.5volt. atake sa puso ko ako ay pagdisenyo ng isang ng BGR para sa isang converter tulong. ang supply ng kapangyarihan ay direkta mula sa isang baterya at nais ko upang makabuo ng isang reference boltahe nito. At ito ay ang unang pagkakataon na i ako pagdisenyo ng isang BGR para sa mga mababang boltahe ng output. Maaari mong ipadala sa akin ang ilang mga higit pang impormasyon at kung maaari pamamaraan sa disenyo upang makamit ito. I ako din pagpaplano upang gamitin ang cascode architecture para sa kasalukuyang mirror bahagi upang mabawasan ang PSRR, bcoz VDD ay iiba-iba sa pagitan ng dalawang mga antas ng boltahe. Kaya sa tingin ninyo ito ay isang mas mahusay na paraan sa pagharap sa isang bagay PSRR. Ang iyong input ay pinakamahalaga para sa akin. Tia raags
 
Wala akong handa-sa-gumamit ng impormasyon. u ay maaaring maghanap lahat sa ang edaboard sa pamamagitan ng iyong sarili. Ano ang PSRR halaga u'll kailangan achive? 40-60dB ay hindi requred anumang espesyal na pamamaraan disenyo. Ang 3.6V Hindi mababang boltahe kaya may mga walang difficults sa cascoding. Malaking makamit ng Ota (error amplifier) ​​ay din taasan PSRR, ngunit ito ay sa kalakalan-off sa katatagan. Kung u ay kailangan ng tumpak na mga reference, isipin ang tungkol sa dekorasyon. Ang error amplifier (Ota) ay dapat makuha mababang BW. Ngunit sa pangkalahatang mga aplikasyon, sampu-sampung o hundres BW ay sapat. Ilang mga tip, gumamit ng hiwalay na GND at VDD para sa reference ckt, i-tap nang direkta mula sa pad, hindi ibahagi ang mga ito sa ibang ckts. Ihiwalay ang ckt mula sa substrate, gamitin ang ang ilang nmoses. Ang GND ng reference ckt ay dapat na ang parehong sa mga ckts na gamitin ang reference boltahe. Basahin ang mga papeles mula sa post na link.
 
hoy, tulad spec bilang silid para sa LDO sa tuktok ng BGR. Siguraduhin lamang ang lahat ng simulan up na rin. magsaya,
 

Welcome to EDABoard.com

Sponsor

Back
Top