LVDS driver ng layout

S

ssuchitav

Guest
Hi!

Ano ang mga puntos na nakuha sa pangangalaga habang ginagawa LVDSTX driver ng layout?Anumang mga limitasyon na nagmumula sa proseso ng DSM sa mga ito?

Thanks in advance.

 
LVDS ay tinukoy para sa 2.5-3.3V

Kaya kailangan mo ng makapal na aparato oksido at antas ng mga transleytor para sa kahit ano sa ibaba 250nm.

Mayroon ding boltahe scalable LVDS na may double pagwawakas.Maiwasan ang mga ito sa NMOS PMOS kaugalian receiver at tumanggap ng side at magkaroon din ng mas mababa kapangyarihan.

 

Welcome to EDABoard.com

Sponsor

Back
Top