kung paano upang magpasya vco makakuha ng (Kvco) sa iyong PLL?

E

eejli

Guest
Libot ako kung paano upang magpasya ang Kvco sa simula ng ang disenyo ng iyong pll? Mukhang para sa akin paggawa ang Kvco mula sa 1GHz / v sa 100MHz / v ay hindi gumawa ng malaking pagkakaiba dahil palagi ako maaaring makahanap ng isang loop filter sa magpapirmi ang loop. Mayroon bang iba pang mga kondisyon na maaaring nakatali Kvco? Salamat.
 
Ano ang iyong mga kinakailangang hakbang laki? Isang VCO sa 1GHz per bolta tunog kakaiba, maliban kung ikaw ay operating sa 60GHz. Dapat hindi mo disenyo o mahanap ang isang VCO na nakakatugon sa iyong mga kinakailangan (2 Har, Phase ingay, katatagan, katatagan ng Temp ...) Pagkatapos makita kung ano ito ay Kvco at sumulong sa disenyo? Ngunit ako hindi eksperto, good luck
 
Tingin ko ang iyong VCO circuit ay magpasiya ang Kvco, at ang laki ng loop filter ay din magpasya ang iyong Kvco. 1. Kahit na maaari mong gamitin ang anumang lopp filter na sukat sa iyong simulation, ang filter na laki ay limitado sa pamamagitan ng iyong mga kinakailangan sa layout. 2. Kahit na maaari mong gamitin ang anumang halaga ng Kvco, ngunit hindi ito ang ibig sabihin na maaari mong gawin ang VCO kumilos tulad nito. Kaya ... Ako iniisip mong i-disenyo ng isang simpleng VCO, at mayroon kang upang malaman kung ang isang magaspang pagtatantya ng Kvco. Mga ito ay kung ano ako-iisip ... Maaaring ay mali. :)
 
Halos pagsasalita, gusto mo na ang pinakamababang KVCO maaari kang makakuha ng at tune pa rin sa ang nais na frequency band. Halimbawa, mayroon kang isang 3 bolta kapangyarihan supply, at kailangan mo upang ibagay mula sa 2 hanggang 2.3 GHz, kailangan mo ng higit sa 100 MHz per bolta para sa vtune saklaw na magagamit upang masakop ang buong banda. Kung ginawa mo ang KVCO mas mas malaki kaysa sa, ay nagbibigay-daan sa sabihin ang 1000 MHz per bolta, hindi mo gusto makakuha ng anumang bagay sa pamamagitan ng ito, at VCO ang mas susceptable sa pagpili ng up ng kalat-kalat ingay.
 
[Quote = eejli] ako libot kung paano upang magpasya ang Kvco sa simula ng ang disenyo ng iyong pll? [/Quote] Kvco ay lamang sa mga ng ilang mga iba pang mga kadahilanan na bumubuo sa dc loop makakuha (kung saan ay ang pinaka-mahalagang parameter na tulad ng impluwensya ng katatagan at tumutukoy sa lahat ng mga kaugnay na parametrs). Samakatuwid, tingin ko na pumili ng isang naaangkop na Kvco bilang magagamit at tama ito - kung kinakailangan - sa pamamagitan ng tuning iba pang mga parameter ng makakuha ng loop ang.
 
[Quote = LvW] Kvco ay lamang sa mga ng ilang mga iba pang mga kadahilanan na bumubuo sa dc loop makakuha (kung saan ay ang pinaka-mahalagang parameter na tulad ng impluwensya ng katatagan at tumutukoy sa lahat ng mga kaugnay na parametrs). Samakatuwid, tingin ko pumili ng isang naaangkop na Kvco bilang magagamit at tama ito - kung kinakailangan - sa pamamagitan ng tuning iba pang mga parameter ng makakuha ng loop ang [/quote] dc loop makakuha ay ang inf at KVCO maaaring mag-iba sa pamamagitan ng higit sa 100% para sa VCOs ring higit sa Pvt at output frequency. Ito ay isang mahinang kinokontrol parameter at disenyo ay sa trabaho na iyon. KVCO ay na ginawa bilang mababang hangga't maaari nang hindi naaapektuhan ang kinakailangan saklaw ng tuning upang mabawasan ang spurs output dahil sa loop at ang supply.
 
KVCO kainaman ay dapat na mababa dahil ang pagiging sensitibo ng kapangyarihan ng supply ng VCO ay mas mababa. Samakatuwid ay mas mababa ang iyong PLL detereministic nerbiyusin pati na rin. Ngunit sa iba pang mga bahagi, ang isang mataas na KVCO rin ang magbibigay sa iyo ng isang mas mahusay na bandwidth ng loop na Tinatanggal anumang mas mababang dalas ng ingay sa ang VCO. Gayunpaman, na may paggalang sa Pvt pagkakaiba-iba sa mataas na saklaw ng KVCO ay hindi ligtas dahil hindi ikaw talaga ay maaaring makakuha ng magandang mga numero na may paggalang sa karaniwang mga kondisyon. Mas mabilis, mababa sulok temp ay magbibigay sa paglampas ng mga mataas na mga nadagdag at mas mabagal, mataas na sulok temp ay maaaring magbigay ng kakila-kilabot na mga nadagdag. Ito ay epekto sa katatagan ng PLL sa paglipas ng Pvt. Ngunit kainaman ay may isang mababang VCO makakuha dahil ang anumang mga maliliit na pagbabago sa VCO boltahe control din hindi magbabago ang output ng dalas ng VCO.
 
salamat guys. Oo Sumasang-ayon ako na Kvco ay dapat na maliit para sa udyok pagganap. Kung Kvco ay tinukoy, pagkatapos ay bomba ang kasalukuyang singil ay tinukoy sa pamamagitan ng loop bandwidth na ipagpalagay na ang divider magrasyon ay naayos at ang loop cap ay 100 pf para sa dahilan ng laki ng layout. Ako ay tama? Salamat.
 

Welcome to EDABoard.com

Sponsor

Back
Top