impedance bandwidth ng kasalukuyang pinagmulan

F

fu_zg

Guest
Hi guys, ako pagdisenyo ng isang kasalukuyang dac pagpipiloto, na nangangailangan ng isang malaking impedance kasalukuyang source sa malawak na bandwidth (sampu-sampung ng Meg), kapag gumagamit ng isang unang yugto ng cascode, ang impedance ay sapat na, ngunit ang bandwidth ay masyadong maliit, na maaari mabait sabihin sa akin kung bakit? Salamat fu
 
Dahil ang maninipsip kapasidad. sumangguni sa "SFDR-BANDWITH LIMITASYON SA mataas na bilis ng mataas na resolution CURRENT COMS ng pagpipiloto D / A CONVERTERS" BTW: Mayroon akong tanong, doon ay isang malaking pagkakaiba sa output impandence kapag ang paggamit pagkakaiba static na bias kasalukuyang sa simulation ang output impandence?
 
Sa pamamagitan ng disenyo, ang mga karaniwang mataas na bilis ng kasalukuyang output DACs ay inilaan para sa isang mababang impedance load, hal. 50 o 100 ohms. Hindi nila makamit ang kanilang bandwidth na may isang mataas na impedance ng load, bukod sa ang katunayan, na ang pagsunod ng output ay hindi pinapayagan ang operasyon na ito. Mataas (DC) na output impedance ay kinakailangan pa rin para sa mataas na kawastuhan, ngunit ang output kapasidad lamang naglilimita AC output impedance. 5 pf ay maging isang karaniwang halaga. Kaya, mo ihambing ang aming mga resulta sa mga pangunahing tagagawa ng mataas na bilis DACs?. Ang ibig mong makamit ang sapat na bandwidth sa isang makabuluhang load impedance?
 

Welcome to EDABoard.com

Sponsor

Back
Top