ilang mga katanungan tungkol sa post-simulation

L

lhlbluesky

Guest
i may ilang mga katanungan tungkol sa layout ng post-simulation: 1, sa mga pagpipilian, kung pinili ko R + C + CC, at walang inductance, ang mga resulta simulation ay ok? 2, kasama o hindi kasama ang (hindi sa mataas na dalas) inductance kapag post-simulation, ano ang mga pagkakaiba sa pagitan ng mga ito? at kung aling isa (kasama o hindi kasama) ay magiging mas realisitic? kung alin ang dapat gamitin ng normal sa mga para sa pangkalahatang circuit at layout? 3, may iba pang pagpipilian: parasitiko pagbabawas. karaniwan, hindi ko piliin ang option.and ay ang mga resulta ng simulation naiiba magkano para sa pagpili o hindi pagpili sa pagpipiliang ito? kung pinili ko ang pagpipiliang ito, pagkatapos ay parasitiko caps at res ay mas mababa kaysa sa aktwal na layout, pagkatapos ang mga resulta ng post-simulation maaasahang? 4, kung makakuha i 12 bit resolution para sa layout simulation, pagkatapos, pagkatapos gawa-gawa, kadalasan, ang sinusukat mga resulta ay mas masahol kaysa sa post-simulation. ngunit, ano ang lawak ito ay? at karamihan, ano ang pagkakaiba sa pagganap o marawal na kalagayan sa pagitan ng post-simulation at aktwal na pagsukat? pls akong bigyan ng ilang mga reference o payo, salamat lahat.
 

Welcome to EDABoard.com

Sponsor

Back
Top