Gastos ng multiplikasyon kamag-anak sa karagdagan

F

fath

Guest
'm paggawa ng isang magaspang tantiyahin pagiging kumplikado ng isang algorithm.Ano ang isang makatwirang
halaga ng gastos ng isang tunay na kamag-anak ng multiplikasyon ng real karagdagan?Iyon
ay, kung gaano karami ang mga tunay na nagdadagdag ay isang tunay na nagkakahalaga ng multiplikasyon?

Ibig sabihin ako na maaari kong gamitin ang isang nakapirming punto hardware plataporma sa mga tuntunin ng oras ubos, hardware kumplikado at iba pa

At kung ano ang magpalutang ng isang punto ng hardware plataporma?

 
Iyon ay depende sa mga partikular na FPGA at ang iyong mga algorithm pangangailangan tulad ng bilis at bilang ng bits.Modern FPGAs magkaroon ng ilang (o marami) nakatutok multipliers hardware.Ito ay madali na bumuo ng maraming adders sa tela na lohika, kaya subukan para mabawasan ang bilang ng mga multipliers.Halimbawa, ipatupad ang mga komplikadong multiplier yugto sa pamamagitan ng paggamit ng tatlong multipliers at limang adders, sa halip ng apat na multipliers at apat na adders.

Hindi ko alam ng anumang FPGA / CPLD sa hardware na nakalutang point.Subukan na ipatupad mo algorithm na may 18-bit ng integer matematika, o kahit anong laki ang multiplier ay nagbibigay.

Kung hindi mo kailangan ng mataas na bilis, isaalang-alang ang paggamit ng serial adders at multipliers.

 
Hey
Ang uri ng multiplier ur paggamit ng mga bagay ng isang pulutong sa mga tuntunin ng lugar at bilis
subukan adders unlapi at binago booth multipliers.
Ang mga ito ay ang pinakamahusay sa compromise.This r ang mga ginagamit sa synopsys DC kung ur gamit dw pundasyon sa library.
nakalutang point hw ay marami costlier kaysa sa fixed point sa mga tuntunin ng lugar.
ur tungkol sa paghahambing ng walang ng adders / multiplier ito ay depende sa Wat adder at multiplier ur gamit.
kung u makuha ang anumang detalye ibahagi.

 

Welcome to EDABoard.com

Sponsor

Back
Top