fpga config ng oras

B

Buenos

Guest
kung magkano ang oras FPGA config?
(spartan3-200)

kung ako malaman ang datasize sa flash platform, at ako malaman ang bilis ng ang link, pagkatapos ay ako maaaring makalkula ang data ng oras transfer.
ngunit hindi ito kailangan ng higit pa sa panahon ng paglilipat ng data?kung magkano?

ako may sa malaman, dahil sa reset generator.(sistema ng kapangyarihan sa)
ako magkulang sa hold na ang panlabas na processor (at ang Peripheral sa FPGA) sa reset, hanggang sa FPGA ay maaaring makipag-usap.ang FPGA ay isang target PCI onboard sa isang naka-embed na sistema.

 
Paglipat ng data ay ang pinakamahabang pagitan, kasama ang unang ikot ng paglilinis, sa panahon DCM pag-synchronise, at ang ilang mga iba pang dahilan.Ang ilan sa mga oras ay maaaring hindi dokumentado.Mungkahi ko lamang na naghihintay para sa Gawa na signal sa halip ng trying upang mahulaan ang oras.

Tingnan ang kabanata 12 "Sequence ng Kaganapan" sa Xilinx UG332 "Spartan-3 Generation Configuration User Guide".
http://www.xilinx.com/bvdocs/userguides/ug332.pdf

Happy-configure.

 
Hi
Sa aking proyekto ay may isang katulad na kalagayan.kami ay isang lupon na may 5 fpgas at ang isa sa kanila ay isang pci-target at nakikipag-ugnayan sa PC ...

ako hindi malaman ang eksaktong tiyempo.ngunit hindi namin load ang fpgas gumagamit ng flash drive at pagkatapos matapos ang lahat ng mga fpgas ay ikinarga i-reset ang PC upang ito ay nakikita ang mga PCI mula sa fpga ..

kami ay may isa pa motherboard kung saan dont namin na kailangan i-reset ang PC.pagkatapos ng fpgas nai-load sa PC ang nakikita ang mga PCI habang booting ....

 

Welcome to EDABoard.com

Sponsor

Back
Top