DRC error sa chip gilid sa IBM cms9flp

S

shahriar22nd

Guest
hi, ako sa paggawa ng layout sa IBM cms9flp. kapag lumikha ako ng isang maliit na tilad talim ng anumang laki ng gamit 'image_bevel' tulad ng ipinakita sa nakalakip tayahin at tumakbo assura drc, pagkatapos ay kumuha ako ng mga error tulad ng: GR788R: Inirerekumendang, RX_ing laki ng 2.1mm dapat cover CHIPEDGE GR788R: Inirerekumendang, PC_ing laki ng 2.1mm dapat cover CHIPEDGE GR788R: Inirerekumendang, CA_ing laki ng 2.1mm dapat cover CHIPEDGE GR788R: Inirerekumendang, M1_ing laki ng 2.1mm dapat cover CHIPEDGE GR788R: Inirerekumendang, V1_ing laki ng 2.1mm dapat cover CHIPEDGE GR788R: Inirerekumendang, M2_ing laki ng 2.1mm dapat cover CHIPEDGE atbp Ang mga file ng tulong ay hindi ipaliwanag ito disenyo tuntunin (GR788R) elaborately. Kaya, hindi ko maintindihan ito ng tuntunin. Maaari kahit sino iminumungkahi mangyaring akin kung ano ang maaari kong gawin upang masiyahan ang patakarang ito? Salamat sa iyo, Regards.
 
Naiintindihan ko na doon ay may na istruktura ng lahat ng mga tinukoy na layer sa isang max. layo ng 2.1mm mula sa lahat ng chip gilid (layer stress tuntunin, dapat ay naitatala sa PDK mamatay pagtatapos seksyon, s. [ i] layer_stacking.gif [/i] sa ibaba mula sa isang mas lumang proseso, s. ang bold [/] b inilabas sa pagitan ng mga istraktura circuit & mamatay gilid). Sa pamamagitan ng ito malaking max. ng 2.1mm doon ay hindi dapat maging isang problema ;-). Basta siguraduhin na ang lahat ng kinakailangang mga layers ay magagamit.
 
Salamat sa iyong reply, Ngayon sinundan ko ang iyong mga mungkahi at ito nagtrabaho: DI ay naguguluhan tungkol sa wika ng mga error sa DRC. hindi ko maintindihan kung ano ang RX_ing, PC_ing etc at kung ano ang ibig sabihin ng 'laki ng 2.1mm'. Ayon sa iyong mungkahi, ako ay tumingin para sa mga layers, nakuha at ginawa ng mga parisukat sa kanila (napili bilang puti sa nakalakip tayahin) na malapit sa chipedge. Laki ng mga parisukat ay eksakto 6.5u X 6.5u bilang hiningi ng mga tuntunin ng disenyo. Wala akong DRC error ngayon. Salamat sa inyong tulong. Regards.
 

Welcome to EDABoard.com

Sponsor

Back
Top