bakit gamit Buffer pagkatapos ADC

I

itmr

Guest
HI ALL am i fpga disenyo engineer at may i isang maliit na katanungan para sa iyo - bakit gamit ang op amp bilang buffer pagkatapos adc sa pangunahing dahilan hulaan ko ay upang dagdagan ang makakuha ng - ngunit ilang isa toldme na ang mabuti para sa data acquisition at i ay hindi naunawaan bakit?? ay may maaaring makatulong sa akin upang maunawaan ito? salamat sa u lahat
 
Gusto mo bang sabihin ng isang buffer amplifier sa harap ng ADC? Ano ang ADC sampling rate? Alam mo ba ang iminungkahing impedance ng source para sa pagkamit ang buong pagganap ng ADC?
 
FVM - alam ko na buffer amplifier sa harap ng ADC ipagpalagay na taasan ang makakuha ng signal input - na nanggagaling mula sa anumang mga halimbawa sensor 4. aking tanong sumangguni hindi sa partikular na adc o partikular na sampling rate - ibig sabihin i ko lang gusto malaman kung ano ang kailangan ng output buffer 4 ADC kapag ang adc konektado sa FPGA - hulaan ko na may 2 dahilan - ang una ay sa pagpareho ang boltahe na antas (halimbawa ng balangkas ng adc sa 3.3v at FPGA ipagpalagay upang makakuha ng 1.8 v ...) secound ay upang maiwasan ang anumang mabigo sa FPGA WHEN ANG adc faild o ilang mga bagay. mo na magkaroon ng higit dahilan sa buffer output na ito?
 
Iyan ay isang mababang pass filter BAGO ang ADC. Na ito ay inilabas matapos ang ADC ay hindi nangangahulugan na ito ay matapos ang ADC. Sundin ang daloy ng signal.
 
JayantD mong i-right ngunit may buffer matapos ang adc-pinangalanan NL27WZ17DF - TINGNAN SA ITO ... IT na konektado sa mga serial DATA NA pagdating MULA SA ADC
 
itmr, NL27WZ17DF dalawahan non-inverting Schmitt trigger buffer, hindi isang op amp. Kung ang Vcc (pin 5) ng mga bahagi na ito (na hindi ipinapakita sa iyong eskematiko) ay 1.8V, ito ay ginagamit bilang isang antas tagasalin 3.3V sa 1.8V. Ito ay overvoltage mapagparaya input. Kaya kahit na ito ay pinalakas sa pamamagitan ng 1.8V, ito ay tiisin 3.3V outputs ng signal ng sa ADC. Tingnan ang datasheet sa [url = http://pdf1.alldatasheet.com/datasheet-pdf/view/104595/ONSEMI/NL27WZ17DFT2.html] NL27WZ17DFT2 pdf, NL27WZ17DFT2 paglalarawan, NL27WZ17DFT2 datasheets, NL27WZ17DFT2 tingnan ang::: ALLDATASHEET :::[/url] Sana ito ay makakatulong, JayantD
 
Level conversion ng sa mga digital na signal ay maaaring kinakailangan sa ilang mga kaso, ngunit ikaw ay humihingi para sa isang op amp buffer.
 

Welcome to EDABoard.com

Sponsor

Back
Top