Bakit aldaba gumawa ng ASIC daloy ng mahirap?

D

davyzhu

Guest
Hello sa lahat,

Bakit aldaba gumawa ng ASIC daloy ng mahirap?At ang iba na gawin ang pareho?
Salamat!

davy

 
ito ay kung ano ang aldaba up .....

Kung ang isa ay upang gumuhit ng isang linya mula sa pinagkukunan o alisan ng tubig ng PFET sa pamamagitan ng mabuti, sa pamamagitan ng substrate, sa source o alisan ng tubig ng NFET, linya ay pumasa sa pamamagitan ng isang PNPN stack layers.Mga apat na layers na form ng isang parasitiko silikon kinokontrol rectifier (SCR) istraktura na, kung nag-trigger, maaari aldaba UP, humahantong sa isang sakuna failure.Layout ng mga alituntunin para sa pagkonekta ng supplies kapangyarihan sa mabuti at substrate sayangin ang makakuha ng maninipsip aparato upang maiwasan ito mula sa pagiging isang problema.

u makakakuha ng karagdagang impormasyon tungkol sa

Mga Prinsipyo ng CMOS Vlsi Design By Weste at Kamran .. sa librong ito

 
ikru26 wrote:

ito ay kung ano ang aldaba up .....Kung ang isa ay upang gumuhit ng isang linya mula sa pinagkukunan o alisan ng tubig ng PFET sa pamamagitan ng mabuti, sa pamamagitan ng substrate, sa source o alisan ng tubig ng NFET, linya ay pumasa sa pamamagitan ng isang PNPN stack layers.
Mga apat na layers na form ng isang parasitiko silikon kinokontrol rectifier (SCR) istraktura na, kung nag-trigger, maaari aldaba UP, humahantong sa isang sakuna failure.
Layout ng mga alituntunin para sa pagkonekta ng supplies kapangyarihan sa mabuti at substrate sayangin ang makakuha ng maninipsip aparato upang maiwasan ito mula sa pagiging isang problema.u makakakuha ng karagdagang impormasyon tungkol saMga Prinsipyo ng CMOS Vlsi Design By Weste at Kamran .. sa librong ito
 
Currently syntheis, P & R, STA kasangkapan ay kaya
upang harapin ang aldaba base disenyo;
maaari kang sumangguni sa reference ng mga tools ..

Ngunit ito ay hindi inirerekomenda na gamitin ito kung maaari kang
maiwasan ang mga ito,,
Tony

 
Talaga, aldaba ay maaaring gamitin sa High Speed Digital Design ....

Ito ay isang pananaliksik sa interes na ngayon ...

Ngunit sa iyong mga disenyo para sa komersyal na ASIC, ito ay pinakamahusay na
upang maiwasan ang mga ito ..

 
Ang mga pangunahing problema sa pamamagitan ng usinf aldaba ay tiyempo pagtatasa tulad ng nasa itaas said.
at din para sa pagsubok na ito ay lumilikha ng maraming problema
mas mabuting maiwasan ang aldaba

 
Latches payagan glitches at iba pang mga ingay na ipasa sa o / p.Dahil sa window ng panahon ay mas malaki kaysa sa FF, ang mahirap sa pagkuha ng isang mabilis na pagbabago ng signal.

Subalit ang mga ito ay ginagamit upang ayusin ang mga paglabag sa setup ng oras, nakaranas ng ppl-> paki-tama sa akin kung ako ay mali.maaari kahit sino masiyahan bigyan ako karagdagang impormasyon sa mga ito.

Salamat,
Beowulf

 
maliban sa tiyempo at DFT isyu, trangka na nakabatay sa disenyo ay madalas na madaling gumawa ng circuit mabibigo.Ito ay kailangang maingat na naka-disenyo at balanse para sa bawat antala landas.

Ang isang halimbawa ay ang aldaba ay madaling maging sanhi ng combinational loop sa likod at sa madaling maging sanhi ng mga epekto osc.Kadalasan aldaba base circuit ay gumagamit ng dalawang orasan interleaved.Ito ay maaari talagang tulong upang mapabuti ang orasan spped.

 

Welcome to EDABoard.com

Sponsor

Back
Top