bahagi lock loop naisasara ngunit hindi sa ninanais dalas

R

robismyname

Guest
Ako pinamamahalaang upang makakuha ng aking PLL sa lock mula sa frequncy 2410MHz - 2448MHz (tingnan ang kalakip na-purong sinusoid carrier)

Ang aking mga nais na naisasara frequencies ay 2260MHZ-2343MHz.Ang PLL ay hindi lock sa mga frequencies para sa ilang mga dahilan (ko kalakip ng isang screenshot na nagpapakita kung paano ang mga frequency response hitsura at 2300MHz)

Aking mga loop filter ay pangalawang order dinisenyo para sa mga 1/10th ang bahagi tiktikan dalas
20,000 kHz/10 = 2MHz.Ako kalakip na ang mga loop filter disenyo rin.

Aking VCO (ROS-2500-2319 ) freq saklaw ay mula sa 2066MHZ-2646MHZ.
Im gamit ang ADF4252 PLL.

Ang anumang mga ideya sa kung ano ang problema ay maaaring?
Paumanhin, ngunit kailangan mo ng pag-login in upang makita ang attachment na ito

 
Alam mo suriin ang iyong mga kristal reference dalas?Kung ang mga kristal ay off kadalasan, ang PLL ay off dalas

 
toonafishy wrote:

Alam mo suriin ang iyong mga kristal reference dalas?
Kung ang mga kristal ay off kadalasan, ang PLL ay off dalas
 
Ito ay hindi na kahanga-hanga.Ang dahilan ay karaniwang isa sa mga sumusunod:

1) ang PLL chip ay hindi sumusuporta sa eksaktong panghati ratio na iyong pinili.Kahit na ito ang data sheet na maaaring tout "divides mula sa 100 hanggang sa 20,000", may mga madalas na di-pinahihintulutan divisors, tulad ng 167-178, 1902-1988 ,....
Ang mga tagagawa madalas na nagbibigay ng mga programa para sa mga maliit na piraso ng software na tumatakbo sa PC computer.Subukan ang mga programa sa iyong eksaktong reference kadalasan, VCO dalas, at PD paghahambing dalas, at ito ang magsasabi sa iyo kung ito ay may-bisa o hindi.

2) Baka ito ay hindi tunay na bahagi nakakandado?Subukan ilipat ang reference kadalasan, say 10 KHz, at makita kung ang VCO dalas tunay jumps 10 KHz X panghati ratio.

3) I-check ang VCO tune boltahe sa 2410 MHz.Ano ito?Upang bahagi lock anumang mas mababa na iyong nais na kailangan mong pumunta sa tune voltage na mas mababa kaysa sa na.Maaari ninyo?Sa ibang salita, ang mga naka-lock sa 0.1 Volts, at upang ibagay ang anumang mas mababa sa iyo ay pumunta sa mga negatibo, ngunit ikaw ay hindi dahil sa ang VCO varactor ay pasulong bias, o ilang iba pang mga takda sa kababalaghan.Ang iyong loop filter ay panay pasibo, upang ikaw ay pagpunta sa maging limitado sa kung magkano ang pag-tono maaari kang bumuo ng boltahe.Baka kailangan mong magdagdag ng isang op amp upang makakuha ng isang mas malaking tune boltahe hanay (o ng isang VCO na mas mapailalim sa ang dalas hanay na kailangan mo).

4) at ng mga kurso, ang kahit minsan kasalukuyan misprogrammed bit problema.Baka ikaw ay nagpapadala lamang ito sa mga maling bits!Muli, ang mga tagagawa PC control program ay ang iyong kaibigan.Programa sa iyong frequencies, at tignan kung ano ang bits ng PC control programa ay nagpapadala sa maliit na tilad.Ito ba ang parehong bit pattern mo inaasahan?

 
Ito ay napaka-simple.Ikaw ay napiling maling PFD dalas.Batay sa iyong loop filter disenyo, ang iyong PFD ay 2 MHz.Ikaw ay hindi maaring makamit ang ganoong dalas bilang 2343 MHz, dahil hindi kayo makakuha ng isang integer na bilang isang resulta kung ka paghati-hatiin ang nais na output freq (2343MHz) sa pamamagitan ng 2.Kaya kailangan mong palitan ang iyong PFD dalas sa eg 1 MHz.

Ny ang paraan, ang inyong TCXO pagsukat tumingin tunay masamang ...ang antas ay-93dBm?Gusto asahan ng hindi bababa sa ilang 0 ... 5 dBm kapangyarihan para sa mga antas ng TCXO output (kung ang output ay LVCMOS o katulad) whats sira na.

At ako ay hindi umasa sa anumang eksaktong 2448 MHz absolut dalas since aming reference na ito ay hindi eksakto 10 MHz.Ikaw coulf palitan ang iyong TCXO sa isang senyas dyeneretor na kung saan ay synchronize sa parehong reference sa spectrum analyzer.Ryan, ikaw ay may mga napiling masyadong malawak span sa iyong spectrum analyzer upang masukat ang sentro dalas na isang simpleng marker.Piliin ang tungkol sa 10kHz span at pagkatapos ay sukatin ang sentro ng dalas na ang tagamarka.Syempre ang resolution ng bandwidth ng spectrum analyzer ay dapat nababagay nang naaayon.

 
Ano ang hitsura ng di-pangkaraniwang sa akin ay ang loop filter eskematiko.
Ikaw ay may soldered 1st at 3rd pol, na talagang di-pangkaraniwang.Alam mo check loop katatagan sa ADI software?Ang bahagi margin ay dapat mas malaki kaysa sa 45-50 deg.

Umaasa ako na ito ay maaaring makatulong.

Mazz

 
HI,
Mayroon ba kayong mga nagtrabaho sa ADF4110 PLL?

Thanx,
Viswanath.

 
Mayroong maraming posibleng mga dahilan para sa pll hindi lock.Ako ay may nakasulat tungkol sa ilang mga solusyon sa iba't-ibang mga problema dito at balak ko na magdagdag ng higit pa.

 

Welcome to EDABoard.com

Sponsor

Back
Top