Ano ang i-scan kadena gawin sa isang disenyo?

C

chanducs24

Guest
Hi maaari kahit sino decsribe tungkol scan kadena tulad ng kung ano ito ay sa disenyo? kung bakit sila ay na ginagamit? Chandra.
 
I-scan ang kadena ay idinagdag sa gawin ang disenyo testable ..! Kung may isang kasalanan (tulad ng suplado sa 0 o suplado sa 1) sa circuit, ito ay maaaring napansin na kung ito ay kapansin-pansin sa pangunahing output sa pamamagitan ng pagkontrol sa mga pangunahing inputs ng circuit. Kasalanan ay propagated sa pangunahing output gamit ang i-scan ang kadena.!
 
I-scan ang kadena ay idinagdag sa gawin ang disenyo testable ..! Kung may isang kasalanan (tulad ng suplado sa 0 o suplado sa 1) sa circuit, ito ay maaaring napansin na kung ito ay kapansin-pansin sa pangunahing output sa pamamagitan ng pagkontrol sa mga pangunahing inputs ng circuit. Kasalanan ay propagated sa pangunahing output gamit ang i-scan ang kadena.!
Eksakto ... mga paraan upang gawin ito ay upang magsingit ng isang mux sa disenyo upang ang chip ang maaaring gawin upang patakbuhin sa scan mode o functional mode ...
 
Bilang kanilang sinabi sa itaas, Ito ay ginagamit para sa DFT (Design para sa test) sa pagsubok ang controllability at observability. Sa DFT insertion, Lahat ng FFS ay na-convert sa mga muxed FF. kaya habang sa DFT mode, normal na tungkulin ng mga disenyo ay hindi pinagana at vice versa. I-scan ang kadena ng paraan, Ang mga FF's ay konektado sa FIFO paraan at ito ay gagamitin upang suriin para sa controllability at observability sa scan mode.
 

Welcome to EDABoard.com

Sponsor

Back
Top