N
ninja8oi
Guest
Hey guys para sa ilang mga dahilan ako ay nagtatrabaho sa mga ito adder para sa nakaraang ilang araw at hindi maaaring makakuha ng bagay na ito upang itala.Ako nakakakuha ng isang Error: Line 49: VHDL syntax error; di inaasahang dulo-ng-file.Ano ang ibig sabihin nito?Hindi ko mahanap kung saan ang error ay.
library IEEE;
gamitin ieee.std_logic_1164.all;
Entity CLA_ADDER AY
PORT (x0, x1, x2, x3: sa std_logic;
y0, y1, y2, y3: sa std_logic;
c0: sa std_logic;
s0, s1, s2, s3: out std_logic);
END CLA_ADDER;
Arkitektura pag-uugali NG CLA_ADDER AY
Signal g0, g1, g2, g3, p0, P1, p2, p3, c1, c2, C3, c4: Std_logic;
Simulan
- Ang pagtukoy sa G
Proseso (x0, x1, x2, x3, y0, y1, y2, y3)
Simulan
g0 <= x0 at y0;
g1 <= x1 at y1;
g2 <= x2 at y2;
g3 <= x3 at y3;
- Ang pagtukoy P
p0 <= x0 o y0;
P1 <= x1 o y1;
p2 <= x2 o y2;
p3 <= x3 o y3;
Dulo Proseso;- Ang pagtukoy sa C
Proseso (g0, g1, g2, g3, p0, P1, p2, p3, c0)
Simulan
c1 <= g1 o (P1 at c0);
c2 <= g2 o (p2 at (g1 o (P1 at c0));
C3 <= g3 o (p3 at g2) o (p3 at p2 at g1) o (p3 at p2 at P1 at c0);
c4 <= g3 o (G3 at G2) o (P3 at P2 at G1) o (P3 at P2 at P1 at G0) o (P3 at P2 at P1 at P0 at C0);
Dulo Proseso;
- Ang pagtukoy sa S
Proseso (p0, P1, p2, p3, c0, c1, c2, C3);
Simulan
s0 <= p0 xor c0;
s1 <= P1 xor c1;
s2 <= p2 xor c2;
s3 <= p3 xor C3;
Dulo proseso;
END architecture asal;
library IEEE;
gamitin ieee.std_logic_1164.all;
Entity CLA_ADDER AY
PORT (x0, x1, x2, x3: sa std_logic;
y0, y1, y2, y3: sa std_logic;
c0: sa std_logic;
s0, s1, s2, s3: out std_logic);
END CLA_ADDER;
Arkitektura pag-uugali NG CLA_ADDER AY
Signal g0, g1, g2, g3, p0, P1, p2, p3, c1, c2, C3, c4: Std_logic;
Simulan
- Ang pagtukoy sa G
Proseso (x0, x1, x2, x3, y0, y1, y2, y3)
Simulan
g0 <= x0 at y0;
g1 <= x1 at y1;
g2 <= x2 at y2;
g3 <= x3 at y3;
- Ang pagtukoy P
p0 <= x0 o y0;
P1 <= x1 o y1;
p2 <= x2 o y2;
p3 <= x3 o y3;
Dulo Proseso;- Ang pagtukoy sa C
Proseso (g0, g1, g2, g3, p0, P1, p2, p3, c0)
Simulan
c1 <= g1 o (P1 at c0);
c2 <= g2 o (p2 at (g1 o (P1 at c0));
C3 <= g3 o (p3 at g2) o (p3 at p2 at g1) o (p3 at p2 at P1 at c0);
c4 <= g3 o (G3 at G2) o (P3 at P2 at G1) o (P3 at P2 at P1 at G0) o (P3 at P2 at P1 at P0 at C0);
Dulo Proseso;
- Ang pagtukoy sa S
Proseso (p0, P1, p2, p3, c0, c1, c2, C3);
Simulan
s0 <= p0 xor c0;
s1 <= P1 xor c1;
s2 <= p2 xor c2;
s3 <= p3 xor C3;
Dulo proseso;
END architecture asal;