J
Jim cage
Guest
Hi, Ipagpalagay na mayroon kang isang CMOS kaugalian amplifier na kung saan ay may 2 eksaktong katugma transistors.assume ang transistors mga gawang ayon sa parisukat na modelo ng batas. dahil ito ay kaugalian amplifier, ang pangalawang upang tuntunin sa phase at kaya cancell bawat isa at wala ka ng 2 upang pagbaluktot tulad ng inaasahan. Ang aking tanong ay, kung bakit may 3 upang pagbaluktot? dahil ang isang solong transistor buwan ay may lamang ang parisukat na term (at samakatuwid ikalawang upang nonlinearity) kung saan ay 3rd nagmumula? (Ipagpalagay rin na hindi ka sa triode rehiyon ng transistor). ipagpalagay na magpasok ng mga Cos (wt) bilang input kaugalian, maaari mong hatiin ito para sa 0.5 Cos (wt) para sa isang gate transistor at 0.5cos (wt) para sa ikalawang transistor gate. transistor bawat ayon sa parisukat na batas ng modelo ay eksibit ang parisukat ng 0.5cos (wt) ayon sa: ID = k (W / L) (Vgs + VI-Vt) ^ 2 = k (W / L) (Vgs 0.5 Cos (wt)-Vt) ^ 2 kaya wala ka makikita dito isang 3rd nonlinearity ng order (ugali mong makaharap ang mga Cos (3wt) halimbawa ...) ba kahit sinong nakakaalam kung ano ang dahilan? Ako ay tama? mali? Salamat, Jimmy